首页 | 本学科首页   官方微博 | 高级检索  
     

一种10位80 MS/s低功耗采样保持电路的设计
引用本文:王冬辉,戴庆元,葛启健. 一种10位80 MS/s低功耗采样保持电路的设计[J]. 微电子学, 2006, 36(3): 330-333
作者姓名:王冬辉  戴庆元  葛启健
作者单位:上海交通大学,微纳科学技术研究院,上海,200030
摘    要:给出了一种基于开关电容(SC)电路的10位80 MHz采样频率低功耗采样保持电路。它是为一个10位80 MS/s流水线结构A/D转换器的前端采样模块设计的。在TSMC 0.25μmCMOS工艺,2.5 V电源电压下,该电路的采样频率为80 MHz;在奈奎斯特频率采样时,无杂散动态范围(SFDR)为75.4 dB,SNDR为71.8 dB,ENOB为11.6,输入信号范围可达160 MHz(两倍采样频率),此时SFDR仍大于70 dB。该电路功耗为16.8 mW。

关 键 词:采样保持  栅压自举  低功耗  运算跨导放大器
文章编号:1004-3365(2006)03-0330-04
收稿时间:2005-09-16
修稿时间:2005-09-162005-11-23

A 10-b 80 MS/s Low Power Sample-and-Hold Circuit
WANG Dong-hui,DAI Qing-yuan,GE Qi-jian. A 10-b 80 MS/s Low Power Sample-and-Hold Circuit[J]. Microelectronics, 2006, 36(3): 330-333
Authors:WANG Dong-hui  DAI Qing-yuan  GE Qi-jian
Affiliation:Research Institute of Micro-/Nano-Science and Technology, Shanghai Jiaotong University, Shanghai 200030, P. R. China
Abstract:
Keywords:Sample-and-hold  Bootstrap  Low power  Operational transconductance amplifier
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号