首页 | 本学科首页   官方微博 | 高级检索  
     

60 Gbit/s宽带电路交换ASIC芯片设计
引用本文:孟李林.60 Gbit/s宽带电路交换ASIC芯片设计[J].光通信研究,2007,33(4):49-51.
作者姓名:孟李林
作者单位:西安邮电学院,ASIC设计中心,陕西,西安,710061
基金项目:国家高技术研究发展计划(863计划)
摘    要:文章提出了一种60 Gbit/s宽带电路交换专用集成电路(ASIC)芯片的设计实现方案.针对设计芯片速度快、规模大和功耗大等特点,给出了采用流水线设计思想和优化结构处理技术的电路设计解决方案.同时还给出了采用现场可编程门阵列(FPGA)芯片对设计电路进行功能验证的结果和ASIC流片的基本数据.

关 键 词:专用集成电路  现场可编程门阵列  同步数字体系  电路交换
文章编号:1005-8788(2007)04-0049-03
收稿时间:2006/12/30
修稿时间:2006-12-30

Design of ASIC chips for 60 Gbit/s broadband circuit switching
Meng Lilin.Design of ASIC chips for 60 Gbit/s broadband circuit switching[J].Study on Optical Communications,2007,33(4):49-51.
Authors:Meng Lilin
Abstract:This article presents a design scheme for ASIC chips used for 60 Gbit/s broadband circuit switching. A pipeline design concept and optimum structuring technology are put forward for fast-speed, large-size and high-power-consumption chips. The circuit functions are verified with altera FPGA chips and the results of the verification and its ASIC synthesis with Synopsys DC are given.
Keywords:ASIC  FPGA  SDH  circuit switch
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号