一种高性能的Σ-ΔA/D转换器的设计 |
| |
作者姓名: | 李罗生 洪缨 侯朝焕 |
| |
作者单位: | 中国科学院声学研究所数字系统集成实验室 北京100080(李罗生,洪缨),中国科学院声学研究所数字系统集成实验室 北京100080(侯朝焕) |
| |
基金项目: | 国家自然科学基金资助(60176014) |
| |
摘 要: | 提出了一种高速高分辨率的过采样率可配置的四阶基于2-1-1级联拓扑结构的SigmaDeltaA/D转换器的设计方法。设计采用的是0.18μmCMOS混合工艺,模拟电路和数字电路的供电电压分别为3.3V和1.8V。该转换器的采样时钟速率最高可以达到64MHz,过采样率可以配置为32、16两种方式,当过采样率为32时,可达到115dB的无杂散动态范围和95dB的信噪比,总功耗约为200mW。
|
关 键 词: | A/D转换器 sigmadelta调制器 抽样滤波器 开关电容 |
本文献已被 CNKI 等数据库收录! |
|