首页 | 本学科首页   官方微博 | 高级检索  
     

32位高速动态CMOS超前进位加法器的研究
引用本文:周冬生,黄令仪,张福甲.32位高速动态CMOS超前进位加法器的研究[J].集成电路应用,2005(4):27-30.
作者姓名:周冬生  黄令仪  张福甲
作者单位:[1]兰州大学,甘肃730000//中国科学院微电子研究所,北京100029 [2]中国科学院微电子研究所,北京100029 [3]兰州大学,甘肃730000
摘    要:针对TSPC、NSTSPC、ANT等动态电路所存在的缺点,本文介绍了一种新型的动态电路结构-DPANL,即双通路N逻辑动态电路。本文首先对TSPC、NSTSPC和ANT三种电路存在的缺点进行了分析,然后重点分析了DPANL动态电路的工作原理及其优势。并采用DPANL和ANT两种动态电路实现了32位超前进位结构的加法器,Nanosim的仿真结果表明,采用DPANL电路实现的加法器具有速度快、功耗小的特点。

关 键 词:32位  动态CMOS  超前进位加法器  动态电路  DPANL
本文献已被 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号