首页 | 本学科首页   官方微博 | 高级检索  
     

可编程Viterbi译码器设计与实现
引用本文:段高攀,杜慧敏,韩俊刚,唐凯林.可编程Viterbi译码器设计与实现[J].电子技术应用,2014(3):29-31.
作者姓名:段高攀  杜慧敏  韩俊刚  唐凯林
作者单位:西安邮电大学电子工程学院;
基金项目:国家自然科学基金重点项目(61136002)
摘    要:卷积编码作为一种优秀的信道编码方式,已被广泛应用在卫星通信和无线通信系统中。在它所对应的译码方式中,Viterbi译码性能较优。Viterbi译码是一种最大似然译码算法,不仅译码速度快,而且其硬件实现简单。提出了一种专用指令集处理器架构,能够支持多种约束长度的Viterbi译码,为通信系统在信道编解码方面做出了有益的尝试。设计了专用的处理器架构,并对(2,1,7)格式的编码进行了ASIC实现,对两种设计的性能进行了对比,可编程Viterbi译码器的最大工作频率为123 MHz。

关 键 词:信道编码  卷积码  Viterbi  可编程  专用处理器

Design and implementation for programmable Viterbi decoder
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号