首页 | 本学科首页   官方微博 | 高级检索  
     

基于CPLD的级联型多电平变频器脉冲发生器的设计
引用本文:严文煜,江友华,龚幼民. 基于CPLD的级联型多电平变频器脉冲发生器的设计[J]. 微计算机信息, 2006, 22(17): 214-215
作者姓名:严文煜  江友华  龚幼民
作者单位:上海大学,上海大学,上海大学
基金项目:国家高技术研究发展计划(863计划)
摘    要:本文基于级联型多电平变频器的拓扑结构和载波移相SPWM技术,由数字信号处理器(DSP)与复杂可编程逻辑器件(CPLD)组成的PWM脉冲发生器,解决了DSP与多电平变频器的开关器件间的驱动脉冲接口问题。

关 键 词:级联型多电平  载波移相  复杂可编程逻辑器件
文章编号:1008-0570(2006)06-2-0214-02
修稿时间:2005-11-08

A Pulse Generator Design Based CPLD for Cascaded Multilevel Convertor
Yan,Wenyu,Jiang,Youhua,Gong,Youmin. A Pulse Generator Design Based CPLD for Cascaded Multilevel Convertor[J]. Control & Automation, 2006, 22(17): 214-215
Authors:Yan  Wenyu  Jiang  Youhua  Gong  Youmin
Abstract:
Keywords:cascade multi-level  carrier phase-shifting  complex programmable logic device(CPLD)
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号