首页 | 本学科首页   官方微博 | 高级检索  
     

一种10位100MHz采样/保持电路的设计
引用本文:刘云涛,王颖,赵旦峰.一种10位100MHz采样/保持电路的设计[J].微电子学与计算机,2008,25(5):211-214.
作者姓名:刘云涛  王颖  赵旦峰
作者单位:哈尔滨工程大学信息与通信工程学院,黑龙江,哈尔滨,150001
摘    要:描述了一种采用0.35μmBicmos工艺设计的全差分采样/保持电路,该电路采用全差分结构和辅助时钟设计以及在采样/保持电路中增加两个小电容,有效地减小了电荷注入的影响,同时通过时钟提升电路的设计,提高了采样速度.在Cadence的SPECTRE下仿真,结果表明该电路在3.3V电源电压、100MHz的采样频率下能稳定工作.

关 键 词:采样保持  全差分结构  运算放大器
文章编号:1000-7180(2008)05-0211-03
修稿时间:2007年5月9日

A 10Bit 100MHz Sample-and-Hold Circuit
LIU Yun-tao,WANG Ying,ZHAO Dan-feng.A 10Bit 100MHz Sample-and-Hold Circuit[J].Microelectronics & Computer,2008,25(5):211-214.
Authors:LIU Yun-tao  WANG Ying  ZHAO Dan-feng
Abstract:
Keywords:sample-and-hold  full-difference structure  operational amplifier
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号