首页 | 本学科首页   官方微博 | 高级检索  
     

一种采用双采样技术的高性能采样保持电路
引用本文:吴剑龙,于映.一种采用双采样技术的高性能采样保持电路[J].现代电子技术,2007,30(19):165-167,171.
作者姓名:吴剑龙  于映
作者单位:福州大学,物理与信息工程学院,福建,福州,350002
基金项目:福建省科技厅科研项目;福建省科技厅科研项目
摘    要:介绍了一种高性能的采样保持电路。他采用双采样结构,使得在同样性能的运算放大器条件下,采样速率成倍提高,降低对运放的要求;使用补偿技术的两级运算放大器有较高增益和输出摆幅;采用栅压自举电路,消除开关导通电阻的非线性,减小电荷注入效应和时钟溃通。在SMIC 0.25μm标准工艺库下仿真,该采样保持电路可试用于高速高精度流水线ADC。

关 键 词:采样保持  双采样技术  栅压自举开关  运算放大器
文章编号:1004-373X(2007)19-165-03
收稿时间:2007-04-06
修稿时间:2007-04-06

A High Performance Sample and Hold Circuit with Double-sampling
WU Jianlong,YU Ying.A High Performance Sample and Hold Circuit with Double-sampling[J].Modern Electronic Technique,2007,30(19):165-167,171.
Authors:WU Jianlong  YU Ying
Abstract:
Keywords:sample-and-hold  double-sampling  bootstrapped switches  operational amplifier
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号