一种基于FPGA的高性能FFT处理器设计 |
| |
引用本文: | 张傲华,张正鸿,尧德中.一种基于FPGA的高性能FFT处理器设计[J].电子对抗技术,2005,20(4):44-47. |
| |
作者姓名: | 张傲华 张正鸿 尧德中 |
| |
作者单位: | [1]电子科技大学,成都610054//中国电子科技集团公司第二十九研究所,成都610036 [2]中国电子科技集团公司第二十九研究所,成都610036 [3]电子科技大学,成都610054 |
| |
摘 要: | FFT算法是高速实时信号处理的关键算法之一,在数字EW接收机中有着广泛的应用前景。本文基于Xilinx公司的Vertex-Ⅱ Pro系列FPGA,设计一种级联结构的1024点FFT处理器,采用基-4并行蝶算单元,能并行处理四路输入数据,极大地提高了FFT的处理速度。在系统时钟为100MHz时,完成1024点复数FFT运算仅需要2.56μs。
|
关 键 词: | 信号处理 FFT算法 FPGA FFT处理器 设计 并行结构 |
本文献已被 维普 等数据库收录! |
|