首页 | 本学科首页   官方微博 | 高级检索  
     

一种1.8-V Rail-to-Rail CMOS运算放大器的设计
引用本文:曹三林,何乐年. 一种1.8-V Rail-to-Rail CMOS运算放大器的设计[J]. 微电子学与计算机, 2006, 23(11): 121-125
作者姓名:曹三林  何乐年
作者单位:浙江大学,超大规模集成电路设计研究所,浙江,杭州,310027
摘    要:文章设计了一种1.8-VRail-to-RailCMOS运算放大器。采用电平移位控制的互补差分输入级,实现了Rail-to-Rail的共模输入范围;由偏置在AB类的电流驱动的共源放大器构成输出级;为了能够处理宽的电平范围和得到足够的放大倍数,使用折叠式共源共栅结构作为前级放大。用CadenceSpectre仿真器,1.8V单电源供电,TSMC0.25-混合信号模型仿真,直流增益为80.18dB,相位裕度为65°,功耗336W。整个电路结构简单紧凑,适合于低电压应用。

关 键 词:模拟集成电路  运算放大器
文章编号:1000-7180(2006)11-0121-05
修稿时间:2005-04-01

The Design of a Low -Voltage Rail-to-Rail CMOS Operational Amplifier
CAO San-lin,HE Le-nian. The Design of a Low -Voltage Rail-to-Rail CMOS Operational Amplifier[J]. Microelectronics & Computer, 2006, 23(11): 121-125
Authors:CAO San-lin  HE Le-nian
Abstract:
Keywords:Rail-to-Rail
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号