共查询到19条相似文献,搜索用时 312 毫秒
1.
2.
3.
系统地介绍了一种低杂散、低相位噪声、快速捷变频频率合成器的实现途径。提出了使用TMS320VC5409高速DSP作为控制电路,由DDS芯片AD9858构成宽带、低相噪、低功耗数字频率合成器的方案。详细阐述了AD公司最新的内部时钟可达1GHz的高性能DDS芯片AD9858的主要性能及其在快速捷变频频率合成器设计中的应用方法。给出了具体的超宽带应用电路和最终的测试结果,并对如何提高DDS频谱纯度进行了探讨。该数字频率合成器通过编程可方便地实现单点频、线性调频和调相功能,经过实际应用达到了比较满意的效果。 相似文献
4.
针对直接数字频率合成技术固有的杂散特性大幅地限制了其应用问题。文中在分析DDS工作原理及杂散噪声来源的基础上,发现利用改变直接数字频率合成器芯片频率步进可改善频率合成器产生信号的带内杂散。采用一个以AD9858芯片为核心的硬件平台进行实物对比测试,验证了频率步进控制字越小其合成信号的带内杂散越低。 相似文献
5.
波形可控的宽带低杂散X波段DDS信号产生器 总被引:1,自引:1,他引:0
介绍了ADI公司的高性能直接数字频率合成器(DDS)芯片AD9858,并利用它构成一种波形可控的宽带低杂散X波段信号产生器。 相似文献
6.
7.
文章采用DDS驱动PLL的方式,实现了一种能完全覆盖Ku波段的宽带小步进低相位噪声低杂散频率合成器的设计,同时对DDS PLL频率合成器的输出特性进行了理论分析,并通过实验进行了验证.最终我们研制出了输出频率为12-18GHz的频综系统,步进为1MHz,相位噪声优于-90 dBc/Hz@10kHz,杂散优于-50dBc. 相似文献
8.
基于DDS的低相噪频率综合源设计 总被引:13,自引:2,他引:11
分析了相位累加器截断、波形ROM有限字长、DAC等对直接数字频率合成器(DDS)相位噪声的影响,得出了DDS芯片本身对输出信号相位噪声影响很小的结论。给出了采用AD9854芯片构成的低相噪频率综合源的硬件组成以及系统实测的相位噪声、杂散技术指标。 相似文献
9.
DDS具有频率分辨率高、频率转换速度快、相位噪声低等优良的性能。介绍了AD公司的高性能DDS芯片AD9956的基本原理和主要性能,并运用其设计了一个快速跳频的频率合成器。测试结果表明:杂散抑制优于-80 dBc,跳频时间小于100 ns。最后根据实验结果分析和总结了DDS杂散的分布特性以及改善措施。 相似文献
10.
11.
介绍了DDS的基本工作原理,阐述了DDS技术局限性,最终实现了一种基于FPGA+DDS 可编程低相位噪声的频率源,输出信号范围170~228 MHz。测试结果表明,该频率源具有高频率分辨率和低相位噪声等特点,能够满足通信系统对频率源的设计要求。 相似文献
12.
13.
基于DDS技术的X波段频率合成器 总被引:5,自引:1,他引:4
介绍了DDS的基本原理及其杂波分布,分析了影响杂波的主要因素,提出了利用DDS技术实现X波段密跳点频率合成器的方案和实验结果。此合成器的输出信号带宽1G、跳频间隔1MHz、偏离载波1kHz处的相位噪声可达105dBc/Hz、宽带杂波抑制优于60dB,具有宽带宽、低相噪、高杂波抑制,小步进等特点。 相似文献
14.
介绍了一种高性能直接数字合成(DDS)芯片的工作原理及特点,并给出了基于DDS设计快速频率源的方案,该频率源具有低相噪、低杂散、细步进、高速频率切换的特点。 相似文献
15.
16.
直接数字式频率合成技术作为一种全数字系统,在硬件方面具有许多优点。但是受奈奎斯特定理、自身的结构缺陷以及目前数字器件工作速度的限制,DDS输出频率较低、杂散性能不够理想,在应用上受到了一定程度的限制。对DDS进行误差分析对于提高系统性能具有重要意义。介绍直接数字频率合成技术的原理,针对相位截断误差,对DDS合成信号的频谱杂散性进行了详细的理论分析,得到采样点数N与截断部分分母M与信噪比的关系曲线,给出了定量分析结果。并结合应用实践,讨论了不同因素对信噪比的影响,提出提高信噪比的方法和思路。 相似文献
17.
18.
19.
相位噪声是制约DDS用于高稳定频率源的的关键指标。文中定量给出了DDS内部相位截断误差、幅度量化误差、DAC以及参考时钟源对相位噪声的影响,并着重分析了DDS外围电路对相位噪声的影响,讨论了相位噪声恶化的原因,给出了进行电路设计时需要注意的一些事项,对设计低相噪DDS信号产生电路有很大的帮助。 相似文献