共查询到18条相似文献,搜索用时 140 毫秒
1.
2.
3.
4.
饶坤 《太赫兹科学与电子信息学报》2012,10(6):680-684
RapidIO是一种基于包交换的高速总线互连技术,支持芯片到芯片和板到板的通信,具有大带宽、高效率、低时延的特点,能满足嵌入式系统对高速数据交换的需求。介绍RapidIO的相关协议,设计以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为节点的串行RapidIO互连系统,对互连系统的高速数据传输进行性能测试,DSP和FPGA的测试速度可分别达到586.6 MByte/s和888.9 MByte/s,并分析实测值与理论值存在差异的原因,为高速信号处理设备的设计研制提供技术支撑。 相似文献
5.
6.
7.
8.
在高速嵌入式系统中传统的总线技术已成为技术瓶颈,本文以近些年来涌现的RapidIO技术为基础,介绍RapidIO的结构体系和RapidIO在嵌入式多处理器系统互连中的实现方案,并对RapidIO总线的驱动开发的重点内容进行介绍,并对多处理器RapidIO互连系统进行测试. 相似文献
9.
10.
RapidIO具有传输速度高、可靠性强、灵活性好、实现复杂度低的优点,可广泛应用于高速、海量数据传输等应用中。针对FMCW SAR系统实时性要求高、数据量大、传输率高的需求,提出了基于Ra-pidIO的信号处理系统数据传输方案。该方案以TI的高性能多核DSP TMS320C6678和Xilinx的Virtex6系列FPGA为RapidIO的互连设备实现高速数据传输,设备之间采用四路单通道的数据传输方式。测试结果表明,数据传输速度接近理论极限速度。在实际工作状态下能够满足FMCW SAR信号处理系统的数据传输要求。 相似文献
11.
针对大总线带宽及高运算能力的应用需求,给出了一种新的信号处理平台的硬件设计方案
。处理平台总体架构满足openVPX标准,采用LevelⅡ的RapidIO总线和双星型的RapidIO交换
网络,利用高性能的DSP和FPGA处理芯片,处理平台的总线带宽可达到37.8 Gbit/s。处
理平台具有很强的灵活性和一定的通用性,且已在工程中成功应用。 相似文献
12.
13.
介绍一种基于PCI总线的高速信号处理器系统,讨论PCI总线控制器9054的性能及与TMSC6203B芯片扩展总线的接口,最后给出该系统的一个应用实例. 相似文献
14.
数字信号处理模块中的串行RapidIO设计 总被引:1,自引:0,他引:1
RapidIO互连构架是一种基于可靠性的开放式标准,可应用于连接多处理器、存储器和通用计算机平台.本文基于集成双核处理器MPC8641D和FPGA芯片XC5VSX240T的数字信号处理平台,进行了串行RapidIO(SRIO)技术的开发.文中给出了SRIO互连架构的硬件设计方案以及MPC8641D中SRIO数据通信软件... 相似文献
15.
为了设计激光标记数字振镜控制系统,采用数字信号处理器芯片作为数字控制板的主处理器,使用具有高传输速率和支持热插拔的通用串行总线进行上位机与数字控制板的通信;标记图形的数据处理算法由具有高速运算能力的数字信号处理器完成,复杂可编程逻辑器件芯片完成控制信号的时序控制和输出,使用传送差分信号的RS-485总线进行控制系统与数字振镜和激光器的通信,根据理论分析和参量模拟,得到了对数字振镜的转动角度和激光器功率的高精度控制。结果表明,该系统可以实现实时、高速、高精度的激光标记。 相似文献
16.
17.
RapidIO高速串行总线的信号完整性测试 总被引:3,自引:2,他引:1
介绍了高速串行总线信号完整性测试的关键概念,主要包括抖动及分离、眼图、误码评估和码间干扰、测试误差控制等,结合实际RapidIO串行系统应用给出了测试结果,并采用抖动谱等方法对相关指标进行了详细分析。 相似文献
18.
FPGA在机载雷达信号处理系统中的应用 总被引:2,自引:0,他引:2
介绍了一种基于大规模FPGA及高性能DSP芯片的机载雷达信号处理嵌入式系统的设计方案及设计实现。采用标准的VME总线及基于FPGA内嵌MGT的高速串行互连技术,具有实时性强、集成度高以及软硬件可编程易于系统扩展及重构的特点。 相似文献