首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 140 毫秒
1.
RapidIO技术是目前世界上第一个、也是惟一的嵌入式系统互连国际标准,可以简单、高效、可靠地实现从单板到全系统的互连,在高性能数字信号处理系统中得到广泛的应用。介绍了基于RapidIO协议的高速数据互联模块的设计方案、高速数据传输设计中的难点、以及模块的信号完整性分析。该模块现已在雷达信号处理系统中得到应用验证,各项性能指标均能够满足应用需求,实现了可靠稳定的高速数据传输。  相似文献   

2.
邓冉  高俊  屈晓旭 《通信技术》2015,48(4):495-500
传统总线技术成为了制约短波通信系统性能进一步提升的瓶颈。RapidIO总线是一种新型嵌入式总线,具有传输效率高、系统成本低、系统稳定性好等特点。基于RapidIO技术设计了相控阵短波发信系统的交换单元,硬件上进行了系统供电电路、时钟电路和交换芯片端口电路设计;软件上主要介绍了RapidIO初始化和交换芯片的远程配置两个方面。在实际应用中实现了系统中各模块间信号的高速交换。  相似文献   

3.
系统用FPGA实现了I2C总线控制器,以Altera公司的NiosⅡ嵌入式软处理器为核心,结合高品质数字信号音频编/解码芯片WM8731成功地实现了语音的录制及回放功能,同时利用Matlab7.0.4软件对所采集的语音数据进行仿真。系统采用SoPC技术,自行设计采集模块和I2C协议驱动模块,并通过AWALON总线挂载在Nios软核上实时高速采集与回放。实践表明,系统具有集成度高,稳定性好,实时性强的特点。  相似文献   

4.
RapidIO是一种基于包交换的高速总线互连技术,支持芯片到芯片和板到板的通信,具有大带宽、高效率、低时延的特点,能满足嵌入式系统对高速数据交换的需求。介绍RapidIO的相关协议,设计以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为节点的串行RapidIO互连系统,对互连系统的高速数据传输进行性能测试,DSP和FPGA的测试速度可分别达到586.6 MByte/s和888.9 MByte/s,并分析实测值与理论值存在差异的原因,为高速信号处理设备的设计研制提供技术支撑。  相似文献   

5.
刘光祖  张强  仲雅莉 《电讯技术》2013,53(7):840-844
为了满足嵌入式系统对高速数据传输的需求,提出了一种基于RapidIO协议的光纤通信系统解决方案。利用光模块实现光、电信号的转换,高速收发器实现物理层协议,现场可编程门阵列芯片实现逻辑层协议。测试结果表明,所提方案成本低,性能可靠,数据吞吐率达到1.25 Gb/s。该方案已成功应用于电子不停车收费系统中。  相似文献   

6.
PCI总线结构具有高性能、低成本和软件兼容性好的特点,是PC机的主要总线系统。在介绍PCI9054接口芯片的基础上,给出了一种基于虚拟无线电的数据采集系统的设计。该系统使用模数转换器件和PCI总线传输高速数字信号,工作在通用计算机上,采用DMA结合中断实现高速数据传输。  相似文献   

7.
MIMO实验系统中基于DSP的HDLC实现   总被引:1,自引:0,他引:1  
HDLC(高级数据链路控制)协议的功能可由专用的HDLC处理芯片或FPGA(现场可编程门阵列)实现.在所研制的MIMO(多输入多输出)实验验证系统中选用TI公司的DSP(数字信号处理器)TMS320C6416实现HDLC功能.该DSP具有主频600 MHz高速处理器,可通过PCI(外设部件接口)总线和EMIF(扩展存储器接口总线)连接外部其他处理芯片,实现系统多层通信协议.  相似文献   

8.
许惠泉 《通讯世界》2017,(12):277-278
在高速嵌入式系统中传统的总线技术已成为技术瓶颈,本文以近些年来涌现的RapidIO技术为基础,介绍RapidIO的结构体系和RapidIO在嵌入式多处理器系统互连中的实现方案,并对RapidIO总线的驱动开发的重点内容进行介绍,并对多处理器RapidIO互连系统进行测试.  相似文献   

9.
针对某嵌入式系统中CPU访问FPGA内部数据的需求,文中提出了一种简易的自定义SPI总线协议。首先阐述了自定义SPI总线协议的信号定义以及时序关系,然后介绍该协议的帧格式定义以及实现原理。最后描述了软件实现流程以及逻辑内部仿真结果,确认该设计的正确性和可靠性。由于该协议有实现简单,硬件互连线少的优点,该总线完全可以替代传统的并行存储总线用于芯片间的数据访问。  相似文献   

10.
RapidIO具有传输速度高、可靠性强、灵活性好、实现复杂度低的优点,可广泛应用于高速、海量数据传输等应用中。针对FMCW SAR系统实时性要求高、数据量大、传输率高的需求,提出了基于Ra-pidIO的信号处理系统数据传输方案。该方案以TI的高性能多核DSP TMS320C6678和Xilinx的Virtex6系列FPGA为RapidIO的互连设备实现高速数据传输,设备之间采用四路单通道的数据传输方式。测试结果表明,数据传输速度接近理论极限速度。在实际工作状态下能够满足FMCW SAR信号处理系统的数据传输要求。  相似文献   

11.
许烈华 《电讯技术》2012,52(5):796-799
针对大总线带宽及高运算能力的应用需求,给出了一种新的信号处理平台的硬件设计方案 。处理平台总体架构满足openVPX标准,采用LevelⅡ的RapidIO总线和双星型的RapidIO交换 网络,利用高性能的DSP和FPGA处理芯片,处理平台的总线带宽可达到37.8 Gbit/s。处 理平台具有很强的灵活性和一定的通用性,且已在工程中成功应用。  相似文献   

12.
基于Serial RapidIO的高速实时数据采集处理系统   总被引:1,自引:0,他引:1  
首先分析了传统共享型总线在高速实时数据采集处理系统中应用的局限性,介绍了新型交换式串行总线的优势。在对比当前流行的四种新型交换式高速串行总线特点的基础上,分析了采用Serial RapidIO技术架构系统的优势,设计了一个基于这一技术的高速实时数据采集处理系统。该系统具有易扩展、易升级的特点,具有较高的实际应用价值。  相似文献   

13.
介绍一种基于PCI总线的高速信号处理器系统,讨论PCI总线控制器9054的性能及与TMSC6203B芯片扩展总线的接口,最后给出该系统的一个应用实例.  相似文献   

14.
数字信号处理模块中的串行RapidIO设计   总被引:1,自引:0,他引:1  
张静 《火控雷达技术》2011,40(1):64-67,75
RapidIO互连构架是一种基于可靠性的开放式标准,可应用于连接多处理器、存储器和通用计算机平台.本文基于集成双核处理器MPC8641D和FPGA芯片XC5VSX240T的数字信号处理平台,进行了串行RapidIO(SRIO)技术的开发.文中给出了SRIO互连架构的硬件设计方案以及MPC8641D中SRIO数据通信软件...  相似文献   

15.
基于DSP的激光标记数字控制系统设计   总被引:1,自引:1,他引:0       下载免费PDF全文
赵元黎  周建涛  项寅 《激光技术》2012,36(6):724-726
为了设计激光标记数字振镜控制系统,采用数字信号处理器芯片作为数字控制板的主处理器,使用具有高传输速率和支持热插拔的通用串行总线进行上位机与数字控制板的通信;标记图形的数据处理算法由具有高速运算能力的数字信号处理器完成,复杂可编程逻辑器件芯片完成控制信号的时序控制和输出,使用传送差分信号的RS-485总线进行控制系统与数字振镜和激光器的通信,根据理论分析和参量模拟,得到了对数字振镜的转动角度和激光器功率的高精度控制。结果表明,该系统可以实现实时、高速、高精度的激光标记。  相似文献   

16.
介绍一种基于DSP和PCI总线的数字信号处理系统.该系统以PC机作为上位机运行服务器程序,以DSP作为下位机运行客户端程序高速处理数据,主机程序通过PCI总线与DSP进行数据通信,可以提供高速实时的数据处理能力.  相似文献   

17.
RapidIO高速串行总线的信号完整性测试   总被引:3,自引:2,他引:1  
介绍了高速串行总线信号完整性测试的关键概念,主要包括抖动及分离、眼图、误码评估和码间干扰、测试误差控制等,结合实际RapidIO串行系统应用给出了测试结果,并采用抖动谱等方法对相关指标进行了详细分析。  相似文献   

18.
FPGA在机载雷达信号处理系统中的应用   总被引:2,自引:0,他引:2  
梁慧 《现代雷达》2005,27(2):33-35
介绍了一种基于大规模FPGA及高性能DSP芯片的机载雷达信号处理嵌入式系统的设计方案及设计实现。采用标准的VME总线及基于FPGA内嵌MGT的高速串行互连技术,具有实时性强、集成度高以及软硬件可编程易于系统扩展及重构的特点。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号