首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
超高速A/D转换器对精准的时钟电路提出严格要求,时钟抖动是影响其精度的重要因素。文章在分析时钟抖动对A/D转换器的影响后,介绍了一种适用于GHz的低抖动四相位时钟电路。电路采用时钟恢复电路、四相位分布网络和相位校正电路,得到占空比稳定、相位误差小的四相位时钟。采用0. 18μm CMOS工艺实现,电路仿真表明,四相位输出时钟抖动102 fs,占空比调整范围30%~70%,功耗277 mW@1. 8 V。  相似文献   

2.
引言。今天的高性能Δ∑模数(A/D)和数模(D/A)音频转换系统在其转换过程中通常需要超过12MHz的高频率系统时钟(主时钟)。时钟抖动是评定这些系统性能优良与否的重要因素。通常,时钟抖动对带有转换器和基于晶振的时钟没有太大影响,但是对联网式音频系统、利用“室内同步”信号的录音系统和其他混音器等需要在系统内长距离传送高频时钟信号的系统而言,就可能是非常棘手的问题了。这些系统的共同特点是,转换节点和网络都以相同的采样率或在相同的时钟域内运行。克服这些系统的低抖动主时钟问题最常用的方法是利用锁相环(PLL)。PLL电路形式多样,各有利弊。但是在大多数情况下,尤其是在电压受限的晶振电路中,经常因为低抖动或PLL频率范围不够,至使不能覆盖所有需要的采样率。  相似文献   

3.
本文对影响3R光-光三次群光中继器的性能的主要因素抽时钟电路进行了分析研究,介绍了一种新型的声表面滤波器(SAWF)作为抽时钟电路的核心器件,实验由SAWF器件得到的时钟抖动较小,最大时钟抖动为0.3us(4.5°),在9连“0”时,时钟性能无明显下降,并具有电路结构简单、调整方便、时钟频率准确等优点。  相似文献   

4.
《电子设计应用》2004,(4):94-95
A/D转换设计中的噪声有三个来源:量化噪声、ADC自身产生的噪声以及源于转换器周围电路设计与布局方法的噪声。前两种噪声主要取决于在设计中选择的ADC器件。第三种噪声则主要是设计能力的反映,特别是时钟电路。时钟信号上无用的时基抖动、时钟线的错误设计以及时钟线布线错误等,都  相似文献   

5.
简介 随着数据速率的提高,时钟抖动分析的需求也在与日俱增。在高速串行数据链路中,时钟抖动会影响发射机、传输线和接收机的数据抖动。保证时钟质量的测量也在不断发展。目前的重点是针对比特误码率,在时钟性能和系统性能之间建立直接联系。本文将探讨参考时钟的作用和时钟抖动对数据抖动的影响,并讨论在E5052B信号源分析仪(SSA)上运行的Agilent E5001A精确时钟抖动分析应用软件所配备的全新测量技术。  相似文献   

6.
1引言 随着数据速率的提高,时钟抖动分析的需求也在与日俱增。在高速串行数据链路中,时钟抖动会影响发射机、传输线和接收机的数据抖动。保证时钟质量的测量也在不断发展。目前的重点是针对比特误码率,在时钟性能和系统性能之间建立直接联系。本文将探讨参考时钟的作用和时钟抖动对数据抖动的影响,并讨论在E5052B信号源分析仪(SSA)上运行的Agilent E5001A精确时钟抖动分析应用软件所配备的全新测量技术,  相似文献   

7.
设计了一种完全满足高速高精度流水线A/D转换器的时钟稳定电路.通过在延迟环路中加入启动电路,使环路能在小于300 ns内快速锁定占空比,锁定精度为50%±1%.拥有20%~80%的占空比输入,且能很好地抑制外部时钟抖动,时钟抖动小于100 fs.电路采用0.35 μm工艺制作,芯片面积为0.5 mm×0.3 mm,在3.3 V电源电压下,功耗小于78 mW.  相似文献   

8.
罗凯  朱璨  胡刚毅 《微电子学》2015,45(4):437-440
设计了一种用于超高速A/D转换器的时钟稳定电路。利用全差分连续时间积分器将差分时钟信号的占空比量化为电压信号,再通过跨导放大器产生控制电流来调整输出时钟的共模电平,达到调整输出时钟占空比的目的。电路采用0.18 μm标准CMOS工艺进行设计,工作电压为1.8 V,在2 GHz的最高时钟频率下,将占空比为20%~80%的输入时钟信号调整为(50±1)%,输出时钟抖动小于132 fs,具有抑制时钟抖动的能力。  相似文献   

9.
时钟数据恢复电路是高速多通道串行收发系统中接收端的关键电路,其性能的优劣直接影响了整个系统的功能.描述了双环时钟数据恢复电路利用相位正交的参考时钟进行工作的原理,分析了传统的正交时钟产生方案,提出一种新的相位插值-选择方案并给出了CMOS电路实现.在SMIC 0.18 μm CMOS工艺下采用Cadence公司的仿真工具Spectre进行了晶体管级验证,结果显示,利用该电路恢复出来的时钟对数据进行重定时,能较好地消除传输过程中积累的抖动,有效地提高了输入抖动容限.  相似文献   

10.
覃林  黄鲁  傅忠谦 《微电子学》2016,46(2):247-250
提出了一种具有良好抑制输入数据抖动性能的突发模式相位插值型时钟数据恢复电路。在传统相位插值型电路结构的基础上,在采样保持电路与相位插值电路之间加入一级求和电路,理论分析和仿真结果表明,恢复时钟相位变化受输入数据抖动的影响明显减小。电路基于1.1 V SMIC 40 nm 1P8M CMOS工艺搭建,其数据率为6.25 Gb/s,消耗功耗为6.7 mW,版图面积为0.35 mm2。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号