共查询到20条相似文献,搜索用时 15 毫秒
1.
介绍了无线收发系统的设计过程,该系统以FPGA作为数字中频处理部分,发射机采用FM调制对信号进行处理,接收机采用数字下变频与欠采样技术,将中频信号降采样后解调,得到原信号。系统采用分模块式设计,对电路各个模块的功能和实现加以说明,设计思路灵活,结构清晰。电路在Protel99中设计完成,并用VerilogHDL语言对数字中频进行编程和程序仿真。系统已经做成实体,可以实现信号的无线发射与接收,达到设计提出的要求。 相似文献
2.
一种宽带抗干扰信号的仿真及其FPGA实现 总被引:1,自引:0,他引:1
正交码时分多子信道扩潜调制信号是一种新的宽带抗干扰信号,其频谱具有类高斯白噪声特性。文章首先介绍了系统的Systemview仿真模型及仿真结果,在此基础上,基于软件无线电的思想,提出了该信号接收模块的设计方法,并从硬件实现的角度较详细地阐述了该信号数字中频接收模块的原理与FPGA的实现方案。仿真结果证明了该方案的可行性和有效性。 相似文献
3.
在雷达窄带系统中,对多通道、多带宽中频接收信号的处理,通常在数字中频接收系统中基于FPGA芯片完成数字下变频和基带数据打包,再由信号处理系统基于DSP芯片进行数字脉压等。而FPGA具有处理速率快和并行运算能力强的特点,使得基于FPGA 的线性调频信号数字脉压比DSP具有更大优势。将基带信号数字脉压由信号处理系统提前到数字中频接收系统,在单片FPGA 内实现多通道、多带宽、多数据率窄带系统数字下变频、数字脉压和数据打包的一体化设计,能够有效减轻信号处理系统对基带信号的运算压力。 相似文献
4.
5.
基于多相滤波的正交采样零中频数字化接收及QPSK高速解调的FPGA实现 总被引:1,自引:0,他引:1
针对高速率QPSK数据传输链系统,比较分析了数字中频接收与零中频接收的优、缺点,并提出了一种基于多相滤波的宽带中频正交采样数字零中频接收方案。基于FPGA对此数字零中频正交变换方案进行了实现和验证,同时,对一种全数字零中频QPSK信号的高速解调算法及其FPGA硬件实现进行了介绍。 相似文献
6.
针对LTE/GSM多模基站收发信台(BTS)开发中FPGA数字中频模块故障诊断的需求,开发
了一种基于以太网数据通信接口,利用Matlab软件直接存取FPGA内部寄存器值,并且可以连
续采集数字中频模块内部关键节点大块数据的软硬件协
处理方法,从而快速定位数字中频信号链路的调测问题并帮助排除故障。这种诊断方法无缝
集成在FPGA设计中,可以在BTS测试开发的各个阶段采用,不需要额外设备及接口。在LTE/G
SM MSR(Multi-Standard Radio)项目中利用该诊断技术完成了数字中频模块上下行信号
处理链路频谱异常等故障的诊断与定位。 相似文献
7.
利用FPGA实现了信号的采集与频谱分析系统,对系统进行了模块划分,并分别给出了各模块的设计要点,完成了模拟信号采集模块、快速傅里叶变换模块、存储模块以及VGA显示模块的设计。最后对设计的各模块进行了功能与时序仿真,验证了系统设计的正确性与可靠性。试验表明,该设计可以实现信号的采集、频谱分析与显示等功能,系统稳定可靠。 相似文献
8.
9.
大规模集成电路的发展使得数字中频采样收发机的实现成为现实。本文使用宽带中频数字化方案,利用FPGA中的IP核把经过AD转换后的中频信号通过数字下变频处理为基带信号,并利用Matlab中的Dspbuilder提供的IP核得到了总体的仿真结果。该接收系统用于WCDMA移动通信网络的基站体系中,能很好地实现手机信号覆盖和传输。 相似文献
10.
11.
12.
13.
针对侦察系统性能指标的检测,雷达信号模拟器是常用工具,而其以中频信号产生模块为主。采用ADSPBF533与高性能FPGA硬件平台,利用直接数字频率合成技术产生各种雷达中频信号波形数据,生成雷达中频信号,再经过对该中频信号进行变频、放大、滤波,即可形成模拟雷达信号,一个中频信号产生模块包括1块通信控制板和3块中频信号产生模块,并可同时模拟出12部雷达中频信号。 相似文献
14.
15.
采用意法半导体公司STV0299B数字解调芯片设计了一种modis信号中频部分的接收模块。根据modis解调解码要求利用单片机对其进行控制。其单路最高解调速率可达到50Mbps。并且利用FPGA来实现外码解码和帧处理过程,在错误字节小于等于16个的情况下,设计的FPGA解码能正确解出数据。 相似文献
16.
17.
18.
19.