共查询到10条相似文献,搜索用时 15 毫秒
1.
低电压Charge-Recovery逻辑电路的设计 总被引:4,自引:4,他引:4
提出了一种新的适用于低电压工作的 sem i- adiabatic逻辑电路—— Dual- Swing Charge- Recovery L ogic(DSCRL) .该电路由 CMOS- latch- type电路及负载驱动电路构成 ,对负载的驱动为 full- adiabatic过程 .DSCRL 的电源为六相双峰值脉冲电源 ,低摆幅脉冲用于驱动负载 ,高摆幅脉冲用于驱动 CMOS- latch- type电路 .降低负载上摆幅时驱动负载的 NMOS管的栅压可以保持不变 ,有效地解决了传统的 adiabatic电路在低电压工作时 charge- re-covery效率降低的问题 .文中比较了 DSCRL 电路与部分文献中的 semi- adiabatic电路的功耗 ,DSCRL 在低电压工作方面 相似文献
2.
提出了一种新的semi-adiabatic逻辑电路--BootstrapCharge-RecoveryLogic(BCRL).该电路由semi-adiabatic电路完成逻辑运算,而由自举的NMOS管驱动负载,对负载的操作为full-adiabatic过程.BCRL电路由两相无交叠脉冲时钟电源供电,输出为全摆幅脉冲信号.比较了BCRL反相器驱动电容负载时与静态CMOS电路及部分文献中的semi-adiabatic电路的功耗差别.应用0.65μmCMOS工艺器件参数的模拟结果表明,BCRL电路可以在100MHz脉冲电源频率下正常工作,并且有较好的降低功耗的效果. 相似文献
3.
一种利用自举效应的Charge-Recovery逻辑电路 总被引:8,自引:6,他引:2
提出了一种新的 semi- adiabatic逻辑电路—— Bootstrap Charge- Recovery Logic( BCRL) .该电路由 semi- adiabatic电路完成逻辑运算 ,而由自举的 NMOS管驱动负载 ,对负载的操作为 full- adiabatic过程 .BCRL电路由两相无交叠脉冲时钟电源供电 ,输出为全摆幅脉冲信号 .比较了 BCRL反相器驱动电容负载时与静态 CMOS电路及部分文献中的 semi- adiabatic电路的功耗差别 .应用 0 .65μm CMOS工艺器件参数的模拟结果表明 ,BCRL电路可以在1 0 0 MHz脉冲电源频率下正常工作 ,并且有较好的降低功耗的效果 相似文献
4.
5.
6.
基于0.18μm CMOS工艺,设计了一种具有低电压高驱动能力的电流反馈运算放大器。电路工作在1.8 V电源电压下,Spectre仿真的功耗为316μW,转换速率为112 V/μs,电流驱动能力达±1.5 mA。输入采用轨对轨结构,以提高输入电压摆幅;输出采用互补输出结构,使输出工作在甲乙类状态,以降低电路功耗。 相似文献
7.
设计了一种电源电压低于阈值电压的低电压、低功耗、输入/输出全摆幅的密勒运算跨导放大器(OTA),采用衬底驱动差分对和直流电平偏移技术,使MOS器件工作在亚闲值区,降低了对电源电压VDD的要求,且输入/输出摆幅也能实现轨对轨.采用台积电(TSMC)0.35 μm标准n阱CMOS工艺BSIM3V3模型对此OTA进行了HSPICE仿真实验.结果表明,当VDD为600mV时开环增益A0为70.4 dB,不但此OTA输入/输出摆幅轨对轨,而且其功耗PD只有420 nW,从而实现了低压低耗的设计目标,可用于便携式产品的电子电路设计中. 相似文献
8.
《电子与电脑》2005,(11)
德州仪器(T I)推出一款大电流、低成本功率运算放大器(运放),能够以低电压电源驱动各种负载。O P A567来自TIBurr-Brown产品线,其工作电源可为单电源或双电源,能够实现设计的灵活性,并且适用于几乎所有的运算放大器配置(更多详情,敬请访问w w w.t i.com/sc05213)。该款单位增益稳定器件具有输入与输出轨至轨摆动。当输出电流为2A时,电源轨的输出摆幅在300m V以内。电流负载越低,输出摆幅与轨就越接近,从而能够实现更高的性能。该款运算放大器理想适用于驱动阀门、传动装置、激光二极管泵以及伺服马达等。其它应用包括热电冷却器、同步… 相似文献
9.