共查询到10条相似文献,搜索用时 31 毫秒
1.
2.
3.
数字通信系统中为了提高数据处理能力,需要将多个低速数字信号合并成一个高速数字信号流,并将一个高速数字信号流分接成多个低速数字信号。文章针对这种需求,提出了基于FPGA技术的数据复接器来实现多个低速数字信号和一个高速数字信号之间数字信号的复接和分接。这种数字复接器具有复接速率和复接支路数量可动态配置,可重复配置,扩展性强,易于实现等优点。 相似文献
4.
该文研究在ATM虚通路带宽利用率一定的条件下,AAL2分组话音复接器性能随ATM虚通路输出速率的增加而变化的情况。得出结论:当ATM虚通路带宽利用率一定时,ATM虚通路输出速率越高,AAL2分组话音复接器的分组丢弃概率和平均分组排队时延越小。并提出了一种AAL2分组话音复接器的实现方案。该方案可以随着ATM虚通路输出速率的增加,方便地复接多个E1话音电路上的话音数据。 相似文献
5.
6.
近期对大量实际网络的测量表明,现代网络的业务流特性和部分信源的特性,更适于采用具有长期相关性的自相似或分形模型来描述。已有研究表明长期相关业务的排队特性与基于短期相关模型的有很大不同。但对于自相似业务下ATM网络中复接器性能的研究尚未深入进行。本文在提出一种准自相似(QSSP)的长期相关业务流模型的基础上,求得了N路同参数QSSP输入时复接器的信元丢失率和复接增益,并对非同参数输入的情况提出了一种快速的数值求解方法,用于得到复接器的信元丢失率上限。计算机仿真表明了分析的准确性。 相似文献
7.
低功耗0.35μm CMOS 2.5Gb/s 16:1复接器设计 总被引:1,自引:0,他引:1
采用0.35μm CMOS工艺设计了用于光纤传输系统的低功耗16:1复接器,实现了将16路155.52Mb/s数据复接成一路2.5Gb/s的数据输出的功能.该复接器以混合结构形式实现:低速部分采用串行结构,高速部分采用树型结构.具体电路由锁存器、选择器及分频器组成,以CMOS逻辑和源极耦合逻辑(SCL)实现.用Smart SPICE软件进行仿真的结果显示:在3.3V供电时,整体电路的复接输出最高工作速度可达3.5Gb/s,功耗小于300mW. 相似文献
8.
采用0.35μm CM O S工艺设计了用于光纤传输系统的低功耗16∶1复接器,实现了将16路155.52M b/s数据复接成一路2.5G b/s的数据输出的功能。该复接器以混合结构形式实现:低速部分采用串行结构,高速部分采用树型结构。具体电路由锁存器、选择器及分频器组成,以CM O S逻辑和源极耦合逻辑(SCL)实现。用Sm art SP ICE软件进行仿真的结果显示:在3.3V供电时,整体电路的复接输出最高工作速度可达3.5G b/s,功耗小于300mW。 相似文献
9.
本文作者对新型分复接器DS3 (45Mb) /DS4(140Mb)进行了科学设计,同时介绍了分复接器Ⅰ和起接轨信息高速公路的桥梁和纽带作用的新型分复接器DS3(45Mb) /DS4(140Mb)Ⅱ的工作原理和框图以及WUF DS3/DS4新型分复接器Ⅱ与信息高速公路的透明接轨与SDH数字微波、光网等网络的同步联网. 相似文献