首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 140 毫秒
1.
基于FPGA的高阶全数字锁相环的设计与实现   总被引:2,自引:0,他引:2  
提出了一种实现高阶全数字锁相环的新方法。该锁相环以数字比例积分控制取代了传统的一些数字环路滤波控制方法,具有电路结构简单、摔制灵活、跟踪精度高、环路性能好和易于集成的特点。文中介绍了该高阶全数字锁相环的系统结构和工作原理,对其性能进行了理论分析和计算机仿真。应用EDA技术设计了该系统,并用FPGA实现了其硬件电路。仿真和硬件测试结果证实了该设计的正确性。  相似文献   

2.
提出一种设计全数字锁相环的新方法,采用基于PI控制算法的环路滤波器,在分析模拟锁相环系统的数学模型的基础上,建立了带宽自适应全数字锁相环的数学模型。使用DSP Builder在Matlab/Simulink环境下搭建系统模型,并采用FPGA实现了硬件电路。软件仿真和硬件测试的结果证明了该设计的正确性和易实现性。该锁相环具有锁频速度快、频率跟踪范围宽的特点。同时,系统设计表明基于DSP Builder的设计方法可缩短设计周期,提高设计的灵活性。  相似文献   

3.
全数字锁相环的设计   总被引:1,自引:0,他引:1  
文章提出了一种运用Verilog硬件描述语言实现全数字锁相环的方法。首先详细论述了全数字锁相环的构成,分析了各个模块的工作原理,在理论分析的基础上建立了一阶全数字锁相环的数学模型,并给出了部分Verilog设计程序代码和电路系统的仿真结果,通过仿真结果对锁相环系统进行了简要的性能分析。  相似文献   

4.
冉旋  凌翔 《中国集成电路》2010,19(8):39-44,63
介绍了一种基于Xilinx公司FPGA开发工具System Generator进行全数字Costas锁相环的设计仿真方法。通过对Costas锁相环原理的分析,从离散域变换阐述了环路参数的计算及电路设计,基于对CORDIC算法设计DDS的讨论,利用FPGA实现了设计,最后全面分析了环路性能。  相似文献   

5.
对基于现场可编程门阵列(FPGA )的全数字Costas环的设计方法进行了研究。首先,基于锁相环的模型,研究了数字Costas环的结构和性能,详尽的分析了数字Costas环的原理。然后,对数字Costas环的所有参数公式进行了准确细致的推导,对某些重要参数公式进行了修正,以提高所设计的数字Costas环的性能。最后,采用Ver-ilog HDL硬件描述语言,在Xilinx FPGA上开发了数字Costas环的各个模块,并综合成一个完整的Costas环。结合一个实际案例给出了实现后的数字Costas环的寄存器传输逻辑(RTL)原理图和仿真结果。仿真数据证明按照该设计方法和修正后的参数公式可以设计出实用的、性能十分优良的全数字Costas环。  相似文献   

6.
锁相环器件的数字集成化,使它的应用范围日益拓宽。该文提出了基于FPGA可编程技术实现的全数字锁相环的一种设计方法。给出了实现方法和实验结果,通过仿真表明了该设计方法是成功有效的。  相似文献   

7.
介绍了全数字锁相环的基本构成,分析了各个模块的工作原理,采用Verilog硬件描述语言进行建模,并运用Xilinx公司的ISE Design Suite 14.3软件进行设计仿真及FPGA的硬件验证。  相似文献   

8.
锁相技术在调制和解调、频率合成电路等很多领域应用极其广泛。文中提出一种高动态数字锁相环的设计方法,分析了锁相环的基本原理,采用EDA技术,结合FPGA芯片特点,运用硬件描述语言对数字锁相环进行了优化设计,并且对设计进行仿真,给出了相应的仿真结果。  相似文献   

9.
基于FPGA的全数字锁相环的设计   总被引:3,自引:0,他引:3  
简单介绍了全数字锁相环(ADPLL)的结构和工作原理,提出一种在FPGA的基础上可增大全数字锁相环同步范围的设计方法,并给出了部分verilog HDL设计程序的代码和仿真渡形.  相似文献   

10.
全数字锁相环(ADPLL)在数字通信领域有着极为广泛的应用。由于SoPC技术的发展和FPGA的工作频率与集成度的提高,在1块FPGA芯片上集成整个系统已成为可能。以片内同时嵌入CPU和全数字锁相环为目的,结合现阶段的相关研究成果,简单介绍片内全数字锁相环系统的结构和全数字锁相环的工作原理,详细论述一种可增大全数字锁相环同步范围的数控振荡器的设计方法,并给出部分VHDL设计程序代码和仿真波形。在此数控振荡器的设计中引入翻转触发器的概念,并通过改变翻转触发器的动作特点,使得数控振荡器的输出频率提高,以达到增大全数字锁相环同步范围的目的。  相似文献   

11.
基于数字锁相技术的视频同步显示   总被引:1,自引:0,他引:1  
提出了一种新型实用的基于数字锁相技术的视频同步显示方案,该方案通过采用改进的导前-滞后型数字锁相的方法来调整时钟占空比得到同步的视频输出,并完成了在FPGA平台上的硬件实现.  相似文献   

12.
基于反正切相位检测的Costas环分析及FPGA实现   总被引:1,自引:0,他引:1  
王渊  黄颖 《通信技术》2010,43(8):124-126
载波同步是数字无线通信中的一个重要问题,通过对目前QPSK系统中常用的载波同步方法进行比较,在此基础之上介绍了一种基于反正切相位检测的Costas环相干载波提取算法。利用现场可编程门阵列FPGA的可编程性,详细地将此算法模块化,最后在Quartus Ⅱ实现仿真验证。结果表明,该算法载波同步效果良好。随着FPGA的发展,提出的算法对于载波同步环路抖动要求严格的系统具有一定实用价值。  相似文献   

13.
基于FPGA的平板显示器件驱动电路的设计   总被引:2,自引:7,他引:2  
介绍了一种基于FPGA的平板显示器件驱动电路的设计方法。在FPGA内部设计了数字GAMMA校正、时基校正、时钟发生器、锁相环、I2C控制等模块,替代了各个专用集成芯片的功能,用数字技术取代传统模拟技术实现电路各模块,简化了电路;能够完成平板显示器件显示时序及控制方面的要求且控制灵活;能驱动大部分的平板显示器件,通用性好;设计了丰富的扩展信号接口,FPGA外挂SDRAM可应用于更大规模的平板显示驱动,可移植性强。采用高分辨率液晶投影显示屏LCX029CPT来验证所设计的驱动电路,通过电路实现,显示出质量很好的图像。  相似文献   

14.
为了在短波接收系统中提供高精度和稳定度的可调本振,采用FPGA与频率综合器ADF4111相结合的方法,产生了范围为70~90 MHz,步进间隔1 MHz的数字锁相式可调频率源,并通过数码管将锁定后的频率值显示出来。重点阐述系统设计方案、硬件实现、主要电路单元设计。最后对本振输出进行测试,结果符合设计指标要求。该方法能根据实际工程需要改变输出信号的频率,步进间隔以及功率,使该类型电路设计能广泛应用于无线通信设备中,为设备的中频和射频电路提供高质量的本振。  相似文献   

15.
针对模拟锁相环抗干扰能力差、可靠性不高,生产成本过高的弱点,采用Verilog编程语言,通过Quartus ii软件仿真,设计了一款基于FPGA的全数字锁相环。该锁相环能对输入数字信号进行快速地位同步时钟提取,并已经应用于以Altera公司生产的Cyclone iii系列FPGA芯片[1]为核心的软件无线电硬件平台的时钟同步提取当中。  相似文献   

16.
一种基于FPGA的数字下变频算法研究   总被引:2,自引:0,他引:2  
韦逸嘉  赖益民 《信息技术》2005,29(7):106-108
在宽带中频软件无线电系统中,数字下变频(DDC)是其核心技术之一。介绍了数字下变频的原理,给出了一种基于FPGA的数字下变频算法,讨论了DDC算法中的关键部分数字锁相环(DPLL)、数字滤波器(DF)和数控振荡器(NCO)的实现,并且比较了这种算法与其他实现方法的优缺点。最后对该算法进行了仿真验证。  相似文献   

17.
付永明  朱江  琚瑛珏 《通信学报》2012,33(6):191-200
以数字锁相环理论为依据,对Gardner定时误差检测器反馈定时环路参数的设计进行了深入研究,基于MATLAB对一阶、二阶环路性能进行了仿真,重点分析了环路阶数和等效噪声带宽对系统性能的影响,得到了等效噪声带宽与定时同步环路性能的关系,为定时同步环路的设计提供了理论依据。  相似文献   

18.
一种全数字时钟数据恢复电路的设计与实现   总被引:7,自引:4,他引:3  
时钟数据恢复(CDR)电路是数据传输系统的重要组成部分.对于突发的数据传输,传统的锁相环法很难达到其快速同步的要求.对此,文中提出一种改进型超前滞后锁相环法的全数字时钟恢复算法,与同类电路比较,具有数据码率捕获范围宽、辅获时间短的优点.文中还介绍了用FPGA来完成该电路设计.理论分析、仿真和实际测试表明,对非归零码,该电路的码率捕获范围5-20 MHz,20 MHz码率时相位抖动容限为2 ns.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号