共查询到10条相似文献,搜索用时 343 毫秒
1.
基于SOPC技术的高速数据采集系统的设计 总被引:1,自引:1,他引:0
提出了一种基于SOPC技术的高速数据采集和传输系统的解决方案.该系统通过在一片Altera公司Cyclone Ⅱ系列的FPGA芯片上配置Nios Ⅱ软核处理器、自定义的接口逻辑、传输模块和总线接口模块来实现其主要硬件电路,并利用软件集成开发工具IDE进行了系统软件设计.按该方法设计的数据采集系统,可以达到较高的数据采集速度和数据传输速度.由于采用了SOPC技术,该系统具有设计灵活、集成度高,以及较小的体积和较低的功耗等优点. 相似文献
2.
提出了一种基于SOPC技术的数据采集和存储系统的解决方案。该系统通过在一片Xilinx公司Spartan 3E系列的FPGA芯片上配置microblaze软核处理器、用户自定义的数据采集与存储接口逻辑、USB传输模块和总线接口模块来实现其硬件电路。该数据采集系统可同时对多种信号进行测量,有较大的存储容量。由于采用了SOPC技术,该系统具有设计灵活、集成度高,以及较小的体积和较低的功耗等优点。 相似文献
3.
基于SOPC的Nios Ⅱ与液晶模块接口及程序设计 总被引:5,自引:3,他引:2
Altera SOPC Builder提供了Nios Ⅱ处理器及一些常用外设接口,但并没有提供12864液晶模块的接口及驱动.利用SOPC Builder中元件编辑器Create New Component,通过自定义逻辑的方法在SOPC设计中添加自己开发的液晶显示模块IP核,并集成到系统,实现了嵌入式Nios Ⅱ软核处理器与液晶显示模块的接口设计,并编写了驱动程序.可以和系统自带的接口组件一样,开发者利用该开发组件,不必了解液晶屏原理就可以使用标准C函数操作组件进行液晶屏显示的独立开发. 相似文献
4.
提出一种基于FPGA的PCI硬件加解密卡的设计方案,用硬件加解密取代了传统的软件加解密,将加解密模块和PCI接口模块集成在一个FPGA芯片内实现.分析了PCI加解密卡的软硬件的结构和原理,详细介绍了DESX加解密算法的原理、步骤和硬件实现、PCI接口模块的IP核设计以及USB接口模块的电路连接.系统硬件以FPGA为核心,使用Quartus Ⅱ 7.2软件和VHDL语言设计,软件由DriverStudio 2.7和Visual C++6.0设计.采用192位密钥的DESX分组对称加解密算法来取代64位DES算法,密文和密钥在专用硬件中存储,计算机内只有明文,有效防止黑客攻击,保护数据安全.设计采用逻辑综合式取代时钟驱动级联式来实现DESX算法,使加密一组数据的时间由16个周期缩短为1个周期. 相似文献
5.
为解决数据密码卡由ISA接口升级到PCI接口所出现的问题,文中介绍了一种基于PCI总线接口芯片的实现方法,给出了基于CH365接口芯片的PCI总线的组成框图和核心模块,成功实现了铁路军交系统数据密码卡的硬件系统升级。 相似文献
6.
7.
8.
9.
针对传统数字接收机数据采集模块因集成化程度高而造成资源浪费且缺乏灵活性的问题,依据PCI总线支持突发传输特性和FPGA可编程的灵活性,编写了PCI接口的驱动程序,设计并实现了基于FPGA可控制的高速数据采集卡.采用Ahera公司的可编程逻辑器件EP3C10F256C8N在SOPC Builder环境下完成PCI桥的快速开发,并利用WinDriver工具在Windows XP系统下实现设备的驱动程序开发,完成从模式数据突发传输和设备中断的功能.该数据采集卡开发周期短、开发成本低,尤其适用于用户的不同需求,具有较高的实用价值. 相似文献
10.
给出了利用SOPC Builder中元件编辑器Create New Component并通过自定义逻辑方法在SOPC设计中添加自己开发的矩阵键盘和液晶显示模块IP核,同时将其集成到系统的实现方案。该方案可实现嵌入式NiosⅡ软核处理器与键盘和液晶显示模块的接口设计。 相似文献