排序方式: 共有16条查询结果,搜索用时 125 毫秒
1.
传统功放基带预失真方法在系统环路延迟补偿精度下降时性能迅速下降,已有的基于累积分布函数的方法无需精确的环路延迟补偿,但其忽略了功放的相位非线性,应用受到限制。提出了一种基于直方图匹配方法求解功放幅度和相位非线性特性,从而构建基带预失真器的方法。仿真结果证明,该方法能够有效改善功放的幅度和相位非线性,效果优于传统方法,且无需进行环路延迟补偿。 相似文献
2.
3.
4.
5.
提出了一种噪声归一化合并(NNC)差分跳频(DFH)接收机模型,以提高差分跳频系统抗部分频带干扰能力。分析了瑞利衰落信道下NNC-DFH接收机在部分频带干扰下的误符号性能,比较了线性合并、乘积合并和噪声归一化合并DFH接收机的抗部分频带干扰性能,分析了背景热噪声的影响。研究结果表明:在瑞利衰落信道下,针对NNC-DFH接收机的最坏部分频带干扰为全频带干扰,该接收机的抗部分频带干扰性能优于传统的线性合并和乘积合并接收机,当信噪比为21.4 dB,符号错误概率为10-4时,其干扰容限改善量达8 dB。 相似文献
6.
7.
8.
针对传统数字接收机数据采集模块因集成化程度高而造成资源浪费且缺乏灵活性的问题,依据PCI总线支持突发传输特性和FPGA可编程的灵活性,编写了PCI接口的驱动程序,设计并实现了基于FPGA可控制的高速数据采集卡.采用Ahera公司的可编程逻辑器件EP3C10F256C8N在SOPC Builder环境下完成PCI桥的快速开发,并利用WinDriver工具在Windows XP系统下实现设备的驱动程序开发,完成从模式数据突发传输和设备中断的功能.该数据采集卡开发周期短、开发成本低,尤其适用于用户的不同需求,具有较高的实用价值. 相似文献
9.
为了提高差分跳频系统的抗噪声性能,提出了一种基于多接收天线的空间分集差分跳频系统,系统采用平方率检测线性合并准则进行合并接收。采用矩生成函数法分析了该系统在瑞利衰落信道下的抗噪声性能,得到了系统误符号率的闭式表达式。分析中考虑了各分集支路信号衰落参数及背景噪声不同的一般情况。数值和仿真结果表明,应用接收分集技术可以显著改善差分跳频系统的抗噪声性能,在误符号率为10-4时,采用双天线分集时即可使系统性能较无分集系统改善达约7 dB;性能改善量随天线数量的增多而增大,但改善幅度逐步降低;信噪比过低的分集支路应从分集中排除,否则可能使系统性能低于没有这些天线时的系统性能。 相似文献
10.
该文提出了一种噪声归一化合并(NNC)差分跳频(DFH)接收机模型以提高差分跳频系统抗部分频带干扰能力。给出了Nakagami衰落信道下NNC-DFH接收机在部分频带干扰及背景热噪声下误符号率边界的闭式表达式,并采用矩生成函数法进一步求得了衰落指数m为整数时的简化性能边界。仿真结果表明:在非最坏部分频带干扰下,仅在衰落较弱且干扰能量较为分散的特殊情况下,线性合并(LC)DFH接收机性能略优于NNC-DFH接收机,其它情况下NNC-DFH接收机总是优于LC-DFH接收机,且干扰越集中性能优势越显著;在最坏部分频带干扰下,NNC-DFH接收机的抗部分频带干扰性能优于LC-DFH接收机,与信道衰落程度及干扰带宽因子取值无关。 相似文献