共查询到18条相似文献,搜索用时 187 毫秒
1.
基于DSP-FPGA的通用数字信号处理模块的设计 总被引:1,自引:0,他引:1
充分利用现代大规模集成电路和雷达数字信号处理技术,结合FPGA和DSP芯片的特点,详细介绍了运用多个DSP和FPGA来构成通用数字信号处理模块的一种设计方法。运用该模块构建的机载雷达信号处理系统具有架构灵活、可编程性好、可扩展性强及可靠性高等特点。 相似文献
2.
3.
介绍了嵌入式雷达视频服务器的原理、软硬件设计及其实现。在硬件设计上,将高速数字信号处理器应用于雷达视频压缩处理。解决了高速信息交换、实时压缩处理等关键技术问题;在压缩算法上,详细研究了雷达视频信号的特点并设计了专用压缩方法。该系统具有通用化、模块化和可编程能力强的特点,能够满足实时显示和录取的要求。 相似文献
4.
主要介绍基于DSP与CPLD的雷达/雷达干扰实验系统信号处理机的设计与研制。该信号处理机基于AD-SP-21262与CPLD-EPM7128AE进行设计,具有可扩展性、可编程性和可重构性,能够接受主控单片机的指令,调用不同的子程序模块,完成多种基本雷达信号处理功能,满足了“雷达与雷达对抗”系统实践的目的。 相似文献
5.
简要阐述了相控阵雷达中实时雷达控制的特点,介绍了雷达控制的主要功能。提出雷达控制设计过程中的关键技术问题的解决方法,并给出了采用数字信号处理芯片和可编程器件进行设计的软硬件框图,最后略述实时雷达控制系统的应用情况和推广前景。 相似文献
6.
7.
研究了基于信号处理单元(SPU)平台的雷达信号处理技术,结合某雷达系统需求,采用高性能双数字信号处理器(DSP)和现场可编程门阵列(FPGA)的SPU硬件处理平台实现雷达信号处理,使用串行设计技术提高雷达信号处理的实时性、通用性、可靠性,同时减少信号处理的硬件设备量。实验结果验证了基于单块SPU雷达信号处理的可行性。 相似文献
8.
基于TMS320C6701的雷达数字信号处理通用模块 总被引:4,自引:2,他引:2
简要介绍了TMS3 2 0C670 1的特点 ,详细介绍了多个TMS3 2 0C670 1DSP芯片构成可编程数字信号处理通用模块的结构、工作原理、实现技巧等。该模块具有系统架构灵活、可编程性好 (硬件、软件均可编程 )、可扩展性强等特点。根据雷达信号系统的处理功能、规模与技术指标的不同 ,可利用该模块灵活地构成不同规模的信号处理机系统 ,最多可利用 8个这样的模块构成大型的通用信号处理平台。文中还简要介绍了如何利用该模块构成一种典型的雷达信号处理机系统 ,并说明了该系统的数据分配及数据流向。此外 ,该模块也可以用于有特殊要求的如在恶劣环境下工作的信号处理系统 相似文献
9.
近年来FPGA(现场可编程门阵列)已成为高性能数字信号处理系统中的关键部件。介绍了以FPGA为核心控制和处理芯片的导航雷达接口板,实现对雷达方位、触发和视频信号的预处理。利用FPGA上的NIOS软核与显控计算的串口通信,显控计算机实现对该系统的控制及状态监控,而叙述了抗同频异步干扰的关键技术。 相似文献
10.
介绍由数字信号处理器芯片TMS 32020,可编程模拟接口芯片TMS32050、TMS32051,可编程定时器芯片8253等构成的可编程数字信号处理系统的硬件设计及其应用。由于使用了集成度较高、通用性较强的外围芯片,因而整个系统具有通用性强、体积小、开发简单、使用方便等特点。此外,还探讨了用该系统完成并行2400b/s HF MODEM的具体方案以及由多片处理器构成的多重处理系统方案。 相似文献
11.
ADSP Tiger SHARC 101S数字处理器是美国Analog Device公司最新推出的定/浮点信号处理器,该处理器对大的信号处理任务和通信结构进行了专门的优化,能够方便实现多片并行处理系统扩展。介绍了Tiger SHARC DSP芯片的主要特点,并用多片Tiger SHARC DSP芯片构成了一个典型的通用雷达信号处理系统,估计了系统的运算量,讨论了DSP复位波形的要求以及与CPLD配置芯片的关系,说明了DSP的电源供电和功耗的计算方法。该系统具有结构灵活、可编程性好、可扩展性强的特点。 相似文献
12.
数字下变频器主要是实现数字中频/射频信号到基带信号的变换,广泛应用于通信和雷达的数字化接收机设计中,多通道可编程DDC由于在小型化以及通道一致性方面的优势,也成为新型全数字阵列雷达数字T/R组件设计中的一个关键技术。文中介绍了具有完全自主知识产权的四通道可编程数字下变频器ASIC芯片的前端设计,包括芯片系统结构设计、各子模块设计(NCO/CIC滤波器/HB滤波器/FIR滤波器),给出了基于VerilogHDI。语言设计的综合与仿真结果,以及基于SMIC0.18μm库的综合结果。 相似文献
13.
14.
介绍了基于CPCI总线多ADSP-201S DSP芯片的可编程通用信号处理模块的结构、工作原理和设计技术.该模块的输入输出接口采用标准低摆幅差分信号接口和标准的CPCI总线,峰值处理能力可达14.4 GFlops,通用性好,处理能力强.文中还分别介绍了如何利用该模块构成一个4波束的数字波束形成处理器,和一个可以同时对4个波束的回波信号进行线性调频信号脉冲压缩的实时雷达信号处理器. 相似文献
15.
阐述了数字设备模块化设计需要考虑的因素,介绍了应用超大规模可编程集成电路FP GA将过去采用多机箱、多印制板设计的信号测量处理设备集成为单板模块的设计实现方法。应用该方法实现的信号测量处理器具有多功能集成和硬件可重编程的特点,且有多种类型接口,可以广泛推广应用。 相似文献
16.
模块化FPGA设计在某雷达接收机中的应用 总被引:1,自引:0,他引:1
首先介绍了雷达接收机和数字中频接收机原理,在此基础上针对某连续波测速雷达接收机,提出一种基于模块化FPGA设计方案,并详细讨论了信号处理模块的设计,该方案使得FPGA单元易于分块编写和分块调试,提高了设备的灵活性。 相似文献
17.
18.
在舰载搜索雷达中,采用现场可编程门阵列(FPGA)和数字信号处理(DSP)芯片为硬件基础。运用改进型比例积分微分(PID)控制算法,实现稳定平台控制系统数字化设计,提高了系统性能和可靠性。 相似文献