首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 546 毫秒
1.
《电子测试》2005,(4):103-103
泰克公司日前推出MTS400系列压缩数字视频测试系统,可加快数字视频设备和数字视频业务的开发、验证、调试和应用的进程。MTS400系列的码流监视、分析和故障排查既可以安时进行,也可以将视顿码流存储起来以等以后进行。它具有先进的记录和播放特性,可用于数据广播分析和作为数据广播发生器使用,还可用于脚本语言(Scripting)和节目复用。  相似文献   

2.
李涛  田松  许悦雷  郭忠 《电视技术》2012,36(17):58-62
为了对SAR图像进行实时压缩和本地存储,基于FPGA和ADV212芯片,利用空域增强Lee滤波算法,设计实现了SAR图像实时降斑压缩系统。测试结果表明,在降斑处理基础上,系统能对大数据量SAR图像进行压缩,产生JPEG2000格式码流,满足实时性、压缩模式和压缩比可选的要求,可支撑目标探测、区域监控等任务应用。  相似文献   

3.
基于ADV212的实时图像压缩系统   总被引:1,自引:1,他引:0  
采用专用图像压缩芯片ADV212设计了一个能对分辨力高、数据量大的图像进行实时压缩的系统.该系统能够根据输入数据率自适应调整压缩比,实时产生JPEG2000格式的码流.ADV212输出的码流经过加密后可以实时输出也可在本系统内存储.实验结果表明,该系统能满足实时性要求,同时所得重建图像具有较好的主观视觉感受和较高的峰值信噪比.  相似文献   

4.
基于FPGA的多通道高速数据采集存储器设计   总被引:1,自引:0,他引:1  
郭铮 《电视技术》2012,36(17):55-57
提出了一种基于FPGA的遥测系统数据存储器的设计,并详细介绍了其工作原理。在设计中特别采用了模拟信号与数字信号混合编帧的新方法,并结合2片Flash芯片进行备份存储,实现了对2路音频信号、2路图像信号以及1路高速图像PCM码流的采集和存储。经实际应用,证明了该系统的可行性及有效性。  相似文献   

5.
码流分配决策的VHDL实现及仿真   总被引:1,自引:1,他引:0  
为解决图像码流庞大带来的存储和传输困难,提出了一种针对多路图像译码的码流分配决策,并采用VHDL语言来实现。码流分配前,对图像头文件进行检测,采用两片外挂RAM对检测后的码流进行乒乓操作后,送入多路并行图像处理模块,处理后的码流采用同样的分配方式进行缓存。结果表明该决策真正实现了图像码流传输的实时性和准确性,而且其可移植性强,可以应用到图像处理的很多领域,成为提高码流缓存和传输速度的桥梁。  相似文献   

6.
随着现代通信技术的发展,要求传输的图像信息量越来越大。为了有效地传输和存储图像,有必要压缩图像的数据量。本文利用专用压缩芯片ADV212的高效压缩性,对基于JPEG2000图像压缩的码流进行测试,验证了压缩效果。  相似文献   

7.
本文介绍可重构电子系统相关技术的发展现状,在分析了JPEG2000标准编解码芯片ADV212内部结构和工作原理的基础上,提出了一种可重构的数据压缩信息处理系统设计方案,它结合了FPGA器件的灵活性和专用图像数据编解码芯片的高效性,系统架构上主要运用FPGA资源实现系统重构,即运用可编程逻辑对图像数据压缩芯片ADV212进行寄存器配置、数据码流调度控制以及系统时序逻辑适配。经过图像数据的压缩解压对比测试,该数据压缩信息处理系统具有较高的峰值信噪比(PSNR),在实现了系统可重构同时,能够满足某型高速光通信系统对图像数据压缩实时性和数据完整性的要求。  相似文献   

8.
给出了一种无线视频传输系统的设计方法.发送部分的设计是基于TI开放式多媒体应用平台(OMAP),接收部分由普通PC控制.将采集到的图像数据按MPEG-4或MJPEG标准进行编码,得到的码流通过蓝牙进行传输.对于MPEG-4码流,帧率可以达到30 f/s,传输距离可以达到100 m.对于MJPEG码流,可以得到高质量的图片.当接收部分只接收数据而不进行解码时,80 m内的稳定的传输速率可达到1.1 Mb/s.  相似文献   

9.
针对图像信号数据容量大、速度快的传输特点,设计了基于高速缓存FIFO的远程图像数据采集存储系统。硬件系统采用FPGA作为中央控制单元,IDT72V285作为图像数据的高速缓存FIFO,用以采集、编帧、传输和存储两路图像信号,最终通过计算机回读数据,并实现对图像数据的还原处理。高速缓存FIFO设计、FLASH写入和数据远程读取是整个系统的关键部分。经试验验证,该图像数据采集存储系统性能稳定,数据存储可靠,满足实际测试要求。  相似文献   

10.
基于FPGA的多通道图像采集存储系统设计   总被引:5,自引:2,他引:3  
针对图像信号的基本特征设计了对于四路间歇性数据并行存储方案,整个图像采集存储系统分为控制模块和存储模块两个部分:控制模块主要是采用FPGA对图像数据进行并行接收、数据编码、控制存储、全程工作控制;存储模块采用FLASH芯片实现数据的存储。分析完成了该系统的硬件电路设计和FPGA程序设计,为多路图像信号的实时存储以事后分析提供了一种解决方案。  相似文献   

11.
本系统采用CPLD和AVR单片机作为逻辑控制核心,设计了姿态存储测试系统,以实现姿态信息的采集、编帧和存储。详细介绍了姿态测试系统的工作原理和硬件设计。利用AVR单片机,控制数据的写、读、擦除操作,利用CPLD的逻辑控制功能完善了存储测试系统的各个工作状态,提高了存储测试系统工作的可靠性。验证了该系统可以完成对模拟信号...  相似文献   

12.
DICOM医学序列图像数据读取及回放   总被引:4,自引:1,他引:3  
结合实际工程中读取DICOM医学序列图像的要点难点,较详细介绍了DICOM数据元素的基本定义,着重阐述了读取数据中一些需注意的细节。针对DICOM文件格式的十六进制字符存储方式,采用C 语言的有关文件函数进行读取,具体说明了实现的算法流程。针对序列图像的回放显示存在帧之间时间间隔的精确定时这一技术难点,本文着重对其进行了分析阐述。  相似文献   

13.
移动便携图像存储系统的设计   总被引:5,自引:4,他引:1  
为满足Camera Link相机图像存储系统小型化、可移动、易携带的要求,设计了基于Xilinx公司V4系列现场可编程门阵列(FPGA)和TI公司6000系列数字信号处理器(DSP)相结合的硬件电路方案。首先,在FPGA的控制下图像数据缓存到一片SDRAM中,同时读出另外一片SDRAM中缓存的图像,经乒乓操作存储到两块固态硬盘中。其次,DSP与上位机用百兆网连接,在上位机的控制下,DSP从外部存储器接口(EMIF)中获取图像数据后,发送给上位机完成实时显示或者存储图像回放的功能。实验表明:在相机分辨率为640×480、帧频为100f/s且像素为10位时,该系统可以不丢帧地完成图像存储任务。在不需要实时显示的应用场合,系统可以单独完成脱机存储任务,满足Base型Camera Link相机的便携存储要求。  相似文献   

14.
主要研究了阵列存储在遥测图像采集系统中的应用,设计了一种以CPU+FPGA为核心的图像存储转发系统,通过LVDS总线接收数字图像信号,经过阵列存储器缓存编码后,以PCM串行码的形式下传给接收机.阵列存储可以有效缓存图像数据,完成图像数据的缓存和转发功能,实现图像数据的无缝传输.  相似文献   

15.
张林  胡丹峰  朱鹏飞  浦东林  徐杰  王加俊 《半导体光电》2021,42(5):741-746, 759
为解决在激光直写系统中利用数字微镜器件(DMD)无法对纵向像素数大于768的灰度图像进行滚动显示的问题,文章在其控制电路的数据传输、存储及显示驱动技术方面开展了研究.利用FPGA中丰富的逻辑资源实现了图像数据传输方式的改进,通过移位寄存器对数据进行拆分和位宽转换.提出间隔存储方法实现大尺寸灰度图像数据的存储,基于此方法可实现灰度图像滚动显示时的数据读取.同时,省去在上位机中进行位平面拆分和图像分割的预处理步骤,简化了上位机操作流程并提高了系统数据传输效率.实验结果表明,该系统能够以419.6 Hz的刷新率对大尺寸灰度图像进行滚动显示.  相似文献   

16.
应用非易失性存储芯片24C16与单片机相连接,设计了一种基于掉电数据存储的耐压绝缘测试系统,详细说明了掉电数据存储的耐压绝缘测试系统的设计思路和硬件电路结构,编写了相应的读写程序.这种串行非易失性存储技术具有高速读写、百万次擦写寿命和数据保存时间长的优点,能极大提高系统的适用范围和系统的测试效率.  相似文献   

17.
刘胜 《电子器件》2021,44(1):77-80
为了解决多路信号并行混合采集存储的问题,文中设计了一种以FPGA为控制芯片的多路并行采集存储系统。该系统选用XC6SLX163CSG324I为主控芯片,设计包括数据采集接收模块、数据存储模块、数据回读模块。数据接收模块包括16路模拟量数据、导引头(DYT)数据、脉冲编码调制(PCM)数据和控制命令数据。该系统充分利用FPGA可重构的优势,对内部资源合理利用,降低了硬件资源开销,对所接收数据进行多路并行采集存储;利用握手原则,减少了数据的丢失。实验结果表明,该系统存储速率最高可达25 Mbyte/s,且备用口回读数据时,帧计数连续,该系统准确性较高。  相似文献   

18.
以Nandflash为存储介质的固态存储系统中,因Nandflash的固有特性,在多次读写后,储存在flash中的数据将会变得不可靠。所以有必要开发一种能实现数据可靠传输的手段来提高丑ash和主控芯片之间数据传输的可靠性。文中介绍了ECC码的特点和原理,在FPGAzg-发环境下实现Ecc校验功能。并通过工程实现,在FPGA上实现了该ECC算法。测试结果表明256Byte数据生成22bit的ECC校验数据.能够检测1bit错误和2bit错误.并能纠正1bit错误.  相似文献   

19.
俞超  童正宁  章杰  夏潇  凌明   《电子器件》2006,29(2):569-572
介绍了一种采用FPGA实现的IC卡双卡读写系统,拓宽了SEP3203微处理器应用范围,并给出了FPGA的具体实现方法和软件设计。该系统通过采用改变片选而不对卡掉电的方法,实现双卡之间的报文鉴别代码验证,用于双卡数据通讯、身份验证、数据存储,并已实际应用于金融收款嵌入式设备中。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号