首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到16条相似文献,搜索用时 140 毫秒
1.
基于ISL 5416的数字下变频原理及实现   总被引:2,自引:0,他引:2  
介绍了软件无线电中数字下变频的原理和实现过程,以及Intersil公司生产的DDC芯片ISL 5416可编程数字下变频器的结构和工作过程,在此基础上,以多通道相关干涉仪系统作为应用背景,对其中数字下变频器件在不同工作带宽下的输出数据进行了分析,说明了ISL 5416能灵活地实现多种带宽下的信号下变频,为解决软件无线电中的可变带宽数字下变频提供了解决方案。  相似文献   

2.
数字下变频(DDC)是软件无线电中的关键技术之一.通过DDC处理,大数据流中频信号变为低数据率的基带信号,以便于后续信号处理.以多通道GPS/BD-2阵列接收机项目为背景,提出了一种基于DDC ISL5416的数字下变频设计该系统采用方案8片ISL5416可同时实现多达32路的DDC处理.详细论述了利用ISL5416从宽带数字中频信号中提取窄带数字信号的高性能抽取滤波器的设计方法和要点.为解决软件无线电在实现中出现的硬件瓶颈提供了解决方案.  相似文献   

3.
《信息技术》2015,(5):44-47
数字下变频(DDC)是软件无线电的核心技术之一,其通过下变频和抽取可将高频数据流信号变成易于后端数字信号处理器(DSP)实时处理的低频低数据流信号。文中讨论数字下变频技术的实现原理,从基于FPGA技术的DSP应用出发,基于DSP Builder软件进行了数字下变频技术研究。并通过对自定义数字信号进行正交混频下变频和两级(CIC滤波器、FIR滤波器)抽取实验,证明了此技术的简单高效和较高实用价值。  相似文献   

4.
四通道数字下变频器ASIC设计   总被引:1,自引:0,他引:1  
数字下变频(DDC)是将中频信号数字下变频至零中频且使信号速率下降至适合通用DSP器件处理速率的技术,广泛应用于通信和雷达的数字化接收机中。本文介绍了自主设计的四通道多抽取率数字下变频器ASIC设计,此芯片输入四通道的串行AD采样数据,输出四路经过DDC处理的正交信号。仿真验证了芯片前端设计的正确性。  相似文献   

5.
一种基于FPGA的数字下变频算法研究   总被引:2,自引:0,他引:2  
韦逸嘉  赖益民 《信息技术》2005,29(7):106-108
在宽带中频软件无线电系统中,数字下变频(DDC)是其核心技术之一。介绍了数字下变频的原理,给出了一种基于FPGA的数字下变频算法,讨论了DDC算法中的关键部分数字锁相环(DPLL)、数字滤波器(DF)和数控振荡器(NCO)的实现,并且比较了这种算法与其他实现方法的优缺点。最后对该算法进行了仿真验证。  相似文献   

6.
数字下变频技术是软件无线电技术的核心内容,简单介绍数字下变频原理以及高性能数字下变频(DDC)器件AD6654的主要特征,着重论述了采用AD6654实现TD-SCDMA系统中6载波的数字下变频功能,最后给出对应的仿真结果。  相似文献   

7.
数字下变频器(DDC)对侦察接收机的软件化设计至关重要,给出中频数字接收机数字下变频电路实例.实现了数字侦察接收机对多种调制样式信号的高性能处理,展示了数字下变频器HSP50214B在中频数字接收机中的灵活应用。  相似文献   

8.
数字下变频器(DDC)对侦察接收机的软件化设计至关重要,给出中频数字接收机数字下变频电路实例,实现了数字侦察接收机对多种调制样式信号的高性能处理.展示了数字下变频器HSP50214B在中频数字接收机中的灵活应用.  相似文献   

9.
数字下变频的FPGA实现   总被引:4,自引:0,他引:4  
介绍在FPGA器件上如何实现单通道数字下变频(DDC)系统.利用编写VHDL程序和调用部分IP核相结合的方法研究了数字下变频的FPGA实现方法,并且完成了其主要模块的仿真和调试,并进行初步系统级验证.  相似文献   

10.
数字下变频的FPGA实现   总被引:1,自引:0,他引:1  
介绍在FPGA器件上如何实现单通道数字下变频(DDC)系统。利用编写VHDL程序和调用部分IP核相结合的方法研究了数字下变频的FPGA实现方法,并且完成了其主要模块的仿真和调试,并进行初步系统级验证。  相似文献   

11.
基于多相滤波的宽带数字接收机二次变频设计   总被引:1,自引:0,他引:1  
分析了基于多相滤波结构的宽带侦察接收机中频数字信号下变频处理方法。在简要说明多相滤波结构的基础上,介绍了基于多相滤波结构的数字下变频实现方法,重点分析了一种二次变频结构,该结构可以极大简化接收机设计,且具有很大的灵活性。最后通过Simulink仿真验证了该结构的合理性和正确性。  相似文献   

12.
This paper studies the design and multiplierless realization of a digital down converter (DDC) in a high frequency (HF) radar receiver. The novel structure mainly consists of a fast Walsh transform (FWT) and an inverse fast Walsh transform (IFWT), both of which can be implemented using only addition and subtraction. Because the transform kernels of the FWT and the IFWT are the same, the implementation complexity of the DDC is significantly reduced. Simulation and field test results are given to demonstrate that the proposed method outperforms the common method and is suited for real-time signal processing of software digital down conversion in a digital signal processor (DSP), such as the ADSP21060.  相似文献   

13.
卫星通信是当前重要的通信手段之一。针对原有单路解调器的不足,本文提出利用软件无线电思想,通过FPGA构建一种多路卫星信号处理系统。论述了数字下变频(DDC)、解调、数据通路等关键点的设计思路。最终实现的系统可同时处理八路卫星信号,并通过实验验证,完全达到设计预期。并且该系统具有灵活性、可扩展性等多种优势,有良好的应用前景。  相似文献   

14.
纪捷先 《电子技术》2010,47(7):42-43
数字下变频技术是软件无线电的核心技术之一。本文首先介绍了DDC的组成结构,然后详细分析了DDC各功能模块的工作原理,通过Modelsim完成了DDC其主要模块的仿真和调试,并进行初步系统级验证。在仿真的基础上使用了FPGA开发系统,实测了DDC的性能。  相似文献   

15.
数字下变频的一种新型设计方法   总被引:1,自引:1,他引:0  
黄明慧  王海娟 《电子科技》2010,23(11):51-54
阐述了雷达中频正交采样的原理,研究了使用System Generator实现数字下变频的一种自顶向下的新型设计方法。在Simulink中进行了功能仿真验证,生成了HDL代码,并在Xilinx FPGA中进行了RTL的时序仿真分析。  相似文献   

16.
对软件无线电接收机中数字下变频理论进行深入分析,提出了一种基于多类滤波器级联技术的DDC实现方案。采用疏状滤波器、半带滤波器和整形FIR滤波器级联实现数字下变频的抽取滤波,有效减少了乘法器和加法器需求及滤波器阶数,高效实现了数字下变频,达到了系统的设计要求。最后将该技术与传统的FIR滤波方法进行对比,进一步说明其可行性和优越性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号