首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
介绍了Altera公司的可编程片上系统(SOPC)以及Avalon总线的概念,研究了基于SOPC系统的片内总线型外设共用Avalon总线的设计方法,实现了外设共享Avalon总线的电路设计,并对所设计的总线接口的功能进行了验证。验证结果表明Avalon总线功能强大,为用户提供了非常友好的接口,使得系统搭建中的一些细节问题得到屏蔽,大大减轻了系统搭建的工作量。  相似文献   

2.
Avalon总线与SOPC系统架构实例   总被引:10,自引:0,他引:10  
介绍了可编程系统集成(SOPC)的基本概念和Avalon总线,着重描述了Avalon总线的内容和操作,利用SOPC Builder搭建了一个SOPC的实例,在Altera的Excalibur Nios开发板上进行了仿真验证。  相似文献   

3.
本文介绍了Avalon总线的基本概念和VGA图像控制器,着重描述了VGA图像控制器的设计,并利用QuartusⅡ软件和SOPC Builder实现了VGA图像控制器,在DE2开发板上进行了仿真验证,证明了该设计方法增加了系统的灵活性,简化了设计。  相似文献   

4.
提出一种基于SOPC的数据发生系统及其PCI接口的设计方案,详细介绍了系统主要模块的硬件设计方法,实现SOPC系统中定制用户自定义主从外设及其通过相应的主从端口与Avalon总线的连接,并在EDA 工具QuartusⅡ和ModelSim平台上用硬件描述语言VHDL语言对该方案中的基本模块,如数据产生,乒乓结构和PCI9054接口逻辑进行了逻辑综合及功能仿真.可以在本系统的基础上,通过软件的完善,实现复杂的非常规类型数据的产生,提高了系统的适应性和灵活性,有利于参数的修改和系统升级.  相似文献   

5.
本文基于ALTERA公司的Nios软核+可编程资源FPGA的SOPC平台设计了一个边界扫描控制器IP核。该控制器基于Allera的SOPC系统及Avalon总线规范,完成自定了边界扫描控制核的设计方案及设计流程,通过SOPC中的Avalon总线接口,该控制器产生符合IEEE1149.1标准的边界扪描测试系统,能实现各种边界扫描测试。提高了系统设计的灵活性,加速了边界扫描测试效率。仿真及实验结果表明,该设计能够完成有效高速的边界扫描测试。  相似文献   

6.
梁旭  凌朝东 《通信技术》2011,(11):109-110,115
针对SOPC Builder系统没有提供TRDB-LTM液晶模块驱动的问题,提出了一种基于Avalon总线的TRDB-LTM控制器IP核设计,并构建了基于NiosII嵌入式处理器的片上系统。整个系统在Altera公司的DE2-70板上实现与验证。实验表明该IP核可显示多种图形、图像、文字,并可实现动画效果,具有一定的实用价值。设计采用Avalon总线多主控的方式来提高数据的传输效率,减少系统资源的消耗。  相似文献   

7.
张珍  李雷 《信息技术》2007,31(12):109-112
利用SOPC Builder可以在短时间内把Nios Ⅱ CPU、Avalon总线、外围设备、片内调试模块等集成在一起生成系统需要的NiosⅡ处理器,然后用QuartusⅡ软件把NIOSⅡ处理器其它外部设备接口结合在一起编译下载到FPGA芯片中,即完成系统的硬件设计;软件设计通常采用C/C++语言编写并用NoisⅡIDE编译后下载到FPGA中来实现一个SOPC系统。  相似文献   

8.
雷松华  郑铿 《电子世界》2014,(2):119-120
对触点位置坐标识别与输入是触摸液晶屏的重要功能。由于SOPC Builder系统没有提供TRDB-LTM触摸屏的驱动,因而提出了一种基于Avalon总线的TRDB-LTM触控IP核的设计方法。实现TRDB-LTM触控屏触碰位置坐标的准确录入。给出系统硬、软件设计过程。经测试,所设计的IP核能够准确快速的识别触碰位置坐标,工作稳定可靠。  相似文献   

9.
介绍一种直流电机控制系统的设计方案,该方案以NiosII作为控制系统的核心单元,采用基于Avalon总线的IP和用户自定义的基于Avalon总线的逻辑单元作为外设,具有系统设计简单,稳定性高,易拓展等特点。  相似文献   

10.
基于SOPC的高速数据采集系统的分析与设计   总被引:1,自引:0,他引:1  
根据USB2.0总线接口的协议标准,提出了一种基于SOPC(可编程片上系统)和USB2.0的高速数据采集系统设计方案.介绍了方案中用到的USB接口芯片CY7C68013的工作原理.同时给出了利用FPGA实现的SOPC功能模块以及利用Labview进行虚拟仪器设计的软硬件实现方法。  相似文献   

11.
为实现基于Nios Ⅱ图像识别系统的软硬件协同图像识别,基于可编程片上系统(SOPC)最新技术,结合图像识别系统的设计原理,给出了该系统中Avalon总线外设数据采集控制器的设计方法。该方法解决了系统中硬件和软件对同步动态随机存储器(SDRAM)访问冲突的问题,从而达到了软硬件协同处理图像的目的,对图像处理的速度和灵活性都有改进。实际操作表明该方法亦适用于其他存在同类问题的系统中。  相似文献   

12.
提出一种用SOPC技术实现轴系扭振测量的方案.在分析轴系扭振测量原理的基础上,采用软硬件协同设计思想.选用Altera公司的NIOSⅡ嵌入式CPU制作硬件电路开发板.设计了FPGA硬件模块和用户自定义Avalon流模式采集输入控制器模块.实现了数据采集、数据存储计算、数据发送及LCD显示控制等程序模块.  相似文献   

13.
采用SOPC IP核技术实现液晶屏显示   总被引:4,自引:3,他引:1  
设计了ST7920系列12864液晶显示模组符合Avalon MM接口规范的IP核,建立了基于NiosⅡ的SOPC系统,实现了液晶屏的图形与字符显示。按照开发流程详细介绍了系统设计步骤与关键技术,其中LCD12864IP核的硬件设计部分采用Verilog HDL编写并遵循Altera所建议的Avalon信号类型最新命名规则,LCD12864IP核的软件设计部分给出了详细的C语言驱动代码与程序说明,并给出了图形显示的应用程序范例。对所设计的SOPC系统进行了实验验证,得到了理想的效果。  相似文献   

14.
IP核是SoPC系统的重要组成部分,针对如何高速、有效地实时处理图像的问题,提出了一种基于Avalon总线的图像处理IP核的设计方法。根据最新的数字视频国际编码标准和颜色空间理论,用VerilogHDL硬件描述语言完成IP核的功能实现.IP核被设计为Avalon总线从端口,通过Avalon总线与NiosII处理器进行通信。IP核通过SignalTapII在线验证,可修改其参数使之满足不同系统的需求。该方法具有良好的通用性,提高了系统的兼容性,能帮助其他用户明显缩短实时图像处理系统项目的研发周期、降低工作强度。  相似文献   

15.
本文对利用FPGA实现嵌入式软核以及Nios II软核系统等进行了简要介绍,对其内部互联Avalon总线开展了详细分析,同时结合工作需求,开展了基于Avalon总线的自定义UART模块设计及IP定制工作,通过实际接口功能测试,结果表明利用Nios II软核系统及自定义UART模块定制IP的方式,可以使得软核系统设计更为紧凑,模块复用更为方便,同时还可避免视图混乱,提高工作效率.  相似文献   

16.
沈金 《红外》2016,37(5):17-21
利用ALTERA公司生产的CyconeIV FPGA实现了非致冷型红外焦 平面的时序驱动以及视频采集和温度采集的逻辑设计。将设计好的逻辑模块封装成了两个外设 控制器,并将其作为Nios II处理器的外设而挂接在了Avalon总线上。本逻辑设计已经应用在实际 产品当中,并具有占用逻辑资源少、功耗低、时序稳定可靠以及针对不同焦平面而易于移植 等优点。  相似文献   

17.
设计基于SOPC嵌入式系统的UART IP核,依据UART协议,采用Verilog HDL进行各模块设计,使用ModelSim、Quartus II作仿真验证及综合,结果表明该UART IP核功能正确,稳定可靠。根据Avalon总线接口协议实现UART在系统总线上的挂载,建立SOPC嵌入式硬件系统,进行UART IP核驱动开发。利用超级终端实现嵌入式系统与上位机之间的通信,并成功移植uClinux操作系统,实现对嵌入式系统的高级控制。  相似文献   

18.
基于SOPC技术的PET瓶缺陷检测系统设计   总被引:1,自引:0,他引:1  
介绍基于SOPC技术的PET瓶缺陷检测系统的软、硬件设计方法.利用SOPC Builder在FPGA芯片EP2C35F6726C上配王的NIOSⅡ软核处理器作为控制核心,在Avalon总线上挂接接口模块和用户自定义逻辑模块,于NIOSⅡ中使用C++编程实现图像检测判别准则,并加上FPGA的外围单元,共同完成系统主要的功能设计.实验结果表明,该设计方法可行、可靠,检测效果快速精确.该设计在图像处理中采用并行处理设计,其应用上具有一定的帮助性和可借鉴性,也证明FPGA在图像处理方面的优越性.采用FPGA并行处理的方法进行图像识别,系统处理速度快、集成度高、成本低、维护方便.  相似文献   

19.
设计基于SOPC嵌入式系统的UARTIP核,依据UART协议,采用VerilogHDL进行各模块设计,使用ModelSim、QuartusII作仿真验证及综合,结果表明该UARTIP核功能正确,稳定可靠。根据Avalon总线接口协议实现UART在系统总线上的挂栽,建立SOPC嵌入式硬件系统,进行UARTIP核驱动开发。利用超级终端实现嵌入式系统与上位机之间的通信,并成功移植uClinux操作系统,实现对嵌入式系统的高级控制。  相似文献   

20.
本文针对一体化侦察通信接收机高速数据传输的需求,提出了一种基于SOPC实现PCI总线高速传输系统的设计方案。该方案将PCI桥与用户逻辑集成到一片FPGA上,并利用片上CPU实现了DMA控制器的自动配置和总线异常处理,提高了系统数据速率。经硬件平台验证,该设计能够实现大于100M bytes/s的PCI总线传输速率。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号