共查询到10条相似文献,搜索用时 31 毫秒
1.
文中定义了条码阅读处理器的功能,给出其VHDL语言的行为源描述,讨论了在VHDL高级综合系统HLS/BIT的支持下面向FPGA,从算法级行为描述开始,自顶向下地进行条码阅读预处理器的设计过程,从中可见,VHDL高级综合和FPGA的结合,是一种简化设计复杂度,提高设计时效的ASIC的简便方法。 相似文献
2.
建立数字系统的高层次VHDL语言行为模型,是应用VHDL语言及自动综合系统以自顶向下的方法进行大规模集成电路设计的基础,以RISCSPARCMB86901为例,讨论建立多级复杂流水线结构的VHDL语言高层次行为模型的方法,同时对相关问题进行分析。 相似文献
3.
米良 《计算机与信息处理标准化》1996,(1):58-63
VHDL(VHSIC Hardware Desciption Language,VHSIC硬件描述文)作为IEEE标准设计语言,是电子CAD技术发展的重要里程碑。VHDL语言正在逐步为广大电子设计师了解和掌握。本文主要介绍了VHDL语言的特点、构件和描述风格。 相似文献
4.
本文着重讨论了数字电路设计中采用VHDL语言作为设计工具时的图形接口问题,介绍了VHDL语言作为开发工具的系统采用图形接口的必要性,同时还介绍了VHDL语言可采用图文混合编辑的依据,以及采用图文混合编辑时VHDL描述由分解到合并生成源描述的思想,是RMS仿真系统VHDL图形输入的基础。 相似文献
5.
本文产生讨论了数字电路设计中采用VHDL语言作为设计工具时的图形接口问题,VHDL语言作为开发工具的系统采用图形接口的必要性,同时还介绍了VHDL语言可采用混合编辑的依据,以采用图文混合编辑时VHDL描述由分解到合并生成源描述的思想,是RMS仿真系统的VHDL图形输入的基础。 相似文献
6.
本文提出一种适应调试功能的VHDL模型及VHDL模拟算法---VSIM。它与可视化VHDL原理图输入工具VDES和高级图形调试器VDBX结合在一起,为设计者检查、修改自己的设计提供了极大的便利。该模拟器采用层次式结构行为混合模型,保存VHDL描述的所有信息和结构,以利于实现调试功能。模拟算法采用基于进程的事件驱动算法及层次式模块调用算法,并提供模拟时间、语句行、模块(包括元件、进程和子程序)、信号 相似文献
7.
用VHDL-AMS进行概念设计 总被引:4,自引:3,他引:1
VHDL-AMS是VHDL向模拟和混合信号领域的诉展,VHLD-AMS为设计者提供了在概念级处理复杂系统的能力,随着VHDL-AMS的标准化,将诞生处理复杂的模拟和混合信号模型的有效的模拟器,文中介绍了VHLD-AMS模拟扩展的主要内容,展示了一个混合模式模拟环境,并给出了模拟解算器的构成,讨论了连续和离散模拟的同步问题;用4个例子说明VHDL-AMS在概念设计中的应用。 相似文献
8.
介绍了基于CORDIC一维离散余弦变换(DCT)的ASIC设计,给出了1-D DCT的行为级VHDL描述,验证其功能的正确性,设计采用层次式设计,顶层用结构级描述,底层各功能子模块用RTL级描述,整个系统在SYNOPSYS工具上进行设计及仿真,最终综合到门级电路。 相似文献
9.
本文介绍了 D H T M L 的基本原理,并给出了利用 V B Script 来编写 D H T M L 应用程序和利用 V B6 创建 D H T M L应用程序的具体步骤及应用实例,并对这两种实现作了比较。 相似文献