首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 109 毫秒
1.
介绍了一种基于FPGA+DSP的数据采集与处理平台,给出了系统实现的总体方案,并阐述了各部分硬件电路的设计.重点对FPGA内部各主要功能模块做了详细阐述,对各个模块的设计方法以及实现过程进行了细致描述,给出了各模块的具体实现的顶层文件,并对系统功能扩展做了简要说明.  相似文献   

2.
基于FPGA的板级BIST设计和实现策略   总被引:1,自引:0,他引:1  
为解决复杂电路板的测试问题,边界扫描、内建自测试等可测性设计技术相继发展,针对目前板级可测性设计发展状况,提出了基于FPGA的板级BIST设计策略;通过阐述存储器模块、逻辑模块和模拟模块三大部分的BIST设计,说明了基于FPGA进行板级模块BIST设计的灵活性和优势;最后,给出了在FPGA内构建BIST控制器的方法,并介绍了FPGA自测试的实现以及在板级设计过程中要考虑的问题。  相似文献   

3.
文章介绍了一种基于FPGA+USB接口的硬件加密系统的设计,给出了基于USB接口的加密卡的硬件设计,阐述了FPGA、USB接口控制器等模块的功能,并重点介绍了系统的实现过程。  相似文献   

4.
本文阐述了FFT的原理及FFT处理器的结构,深入分析了算法实现过程中数据传输的特点,在一般的实现结构上做了改进,主要介绍利用FPGA及状态机设计方法实现FFT算法,给出了FFT处理器中每个模块的具体设计方法。  相似文献   

5.
基于多FPGA的NoC多核处理器验证平台设计   总被引:1,自引:0,他引:1  
为了能够灵活地验证和实现自主设计的基于NoC的多核处理器,缩短NoC多核处理器的设计周期,提出了设计集成4片Virtex-6-550T FPGA的NoC多核处理器原型芯片设计/验证平台.分析和评估了NoC多核处理器的规模以及对FPGA硬件资源的需求,在此基础上给出了集成4片FPGA的开发板详细设计方案,并对各主要模块如互联架构、电源、板级时钟分布、接口技术、存储资源等关键设计要点进行阐述.描述了开发板各个主要模块的测试过程和结果,表明了该设计的可行性.  相似文献   

6.
本文是在基于ARM FPGA的硬件平台上进行嵌入式运动控制系统的设计,ARM实现应用管理,FPGA实现插补运算,发出脉冲到伺服驱动系统,形成运动指令控制伺服电机运转等。文中对FPGA模块内部设计和控制方法的实现进行了详细阐述,并且给出了调试的结果。  相似文献   

7.
基于FPGA的多幅图像融合叠加的设计与实现   总被引:1,自引:0,他引:1  
介绍了一种基于FPGA的多幅图像融合叠加的设计与实现,给出了其实现原理和模块设计。设计包含I2C控制器、数据缓冲和融合叠加处理输出三部分。融合叠加处理包含绝对坐标生成子模块、相对坐标生成与判断子模块、分量计算子模块、和值计算子模块、修正子模块。说明了各模块的实现方法。最后使用Modelsim做综合后仿真得到了输出效果图,并在Xilinx Virtex-4芯片上验证通过。  相似文献   

8.
提出用TMS320LF2407和FPGA实现电能监测的一种方案,阐述各模块的设计和实现方法.本方案中,FPGA用于采样16路交流信号并进行64次谐波分析;DSP用于电力参数的计算.为了提高其通用性,还用FPGA设计了与外界通信的并口、串口模块,并实现了同TMS320LF2407的并行和串行通信.  相似文献   

9.
用TMS320LF2407和FPGA实现电能质量监测   总被引:3,自引:0,他引:3  
提出用TMS320LF2407和FPGA实现电能监测的一种方案,阐述各模块的设计和实现方法。本方案中,FPGA用于采样16路交流信号并进行64次谐波分析;DSP用于电力参数的计算。为了提高其通用性,还用FPGA设计了与外界通信的并口、串口模块,并实现了同TMS320LF2407的并行和串行通信。  相似文献   

10.
翟学明  杨磊  杨亮 《测控技术》2016,35(5):153-156
针对电力系统异地实时同步测量中时间同步的问题,设计并实现了一种基于FPGA的电力系统GPS同步授时与守时方案.运用了平均值减小误差的思想,给出了方案的总体硬件设计以及芯片选型,重点介绍了FPGA内部功能模块设计,主要包括初值计算模块、平均值计算模块、平均值记录模块和PPS(秒脉冲)生成模块等,使用VHDL对各模块进行软件设计并提供了设计思路.通过硬件实验验证,无论卫星是否失锁,都能保证GPS长时间的高精度授时.  相似文献   

11.
基于FPGA的可加密USB存储设备的设计过程,介绍了FPCA芯片EP1C3T100、USB接口芯片AU6983等各个模块的功能及硬件电路设计。对AES加密算法作了详细说明,并对硬件FPGA实现进行了设计和优化。该设备由FPGA芯片通过硬件来完成数据加密过程,由高速传输总线进行数据传输。具有实时性好、安全性高等优点。  相似文献   

12.
BIT试验中VME总线故障注入设备控制单元设计   总被引:2,自引:1,他引:1  
针对航空电子设备BIT(机内测试)试验,设计了一种基于FPGA(现场可编程门阵列)的VME总线故障注入设备。该设备的控制单元用于完成故障注入设备的总体控制,是实现故障注入任务的关键。详细分析了VME总线故障注入设备的总体框架,给出了VME总线故障注入设备控制单元的设计方案,包括详细的软、硬件设计方法以及该系统的工作流程,并通过测试工具验证了控制单元设计和功能的正确性。最后,讨论了BIT试验中故障注入技术应用未来研究工作的开展方向。  相似文献   

13.
刘晓胜  刘建平  刘博 《计算机工程》2012,38(19):233-237
航空电子全双工交换式以太网(AFDX)为航空电子设备之间的数据交换提供电气和协议标准.在研究AFDX虚拟链路层协议的基础上,提出一种基于现场可编程门阵列(FPGA)的AFDX虚拟链路层软件设计框架,给出基于FPGA的AFDX虚拟链路层发送模块和接收模块的设计与软件实现,应用结果表明,该设计框架可促进AFDX端系统的研发.  相似文献   

14.
提出一种基于ARM和FPGA的红外监控系统设计与实现的方案,主要对系统组成中的采集、处理、传输、显示等模块进行硬件设计,阐述了系统实现原理,为测温算法实现作铺垫。在介绍系统组成的基础上,重点介绍了ARM模块与FPGA模块之间接口设计,采用双缓存机制存储中间数据,驱动程序采用高效的DMA方案进行数据传输,有效地提高了红外监控系统图像的连续性和稳定性。实验结果表明,系统工作稳定可靠,能够满足常用实时测温算法处理的需要,该方案具有很好的工程意义和市场价值。  相似文献   

15.
介绍了基于Philips PNXl700 DSP控制的多画面分割器平台的系统组成。采用了主控DSP对多路从DSP视频输入画面进行实时监控和FPGA合成多路视频画面的各部分功能模块的设计方案,同时分别给出了它们的硬件组成和软件实现设计。  相似文献   

16.
论述了路由器研发项目中网络处理器IXP1200与串行背板收器VSC870之间的数据转换逻辑的设计,详细介绍了VSC870接口逻辑的设计与具体实现,包括系统的构成、接口逻辑的基本功能、串行背板收发器工作模式的选择以及虚拟输出队列、提前促裁方式等关键问题的设计思想与实现方法以及采用FPGA的实现过程。经过系统测试,验证了数据转换逻辑的正确性,对完成网络处理器与串行背板收发器之间数据转换逻辑的设计及高速路由器项目的研发具有典型意义。  相似文献   

17.
基于FPGA的同步数据采集处理系统的设计与实现   总被引:3,自引:2,他引:1  
针对目前多通道数据采集系统的局限,以EP1K50系列的FPGA为核心控制模块,AD7656为模数转化芯片实现了精度为16位、最大采集速率为250kS/s的同步模拟信号采集系统,采用Flash存储采集到的数据,且可以通过PC104总线将数据传输到上位机。给出了系统的电路设计、关键模块逻辑图以及软件流程图。  相似文献   

18.
基于FPGA的多通道高速CMOS图像采集系统   总被引:3,自引:0,他引:3       下载免费PDF全文
基于图像采集系统高速、大容量的特点,提出了一种以FPGA芯片为核心处理器件的CMOS图像传感器数据采集系统的设计方案。系统将模块化结构设计、LVDS与乒乓存储等多项技术应用于设计过程中,保证了数据采集和传输的实时性。详细介绍了图像采集、数据传输、时序控制和数据解串等模块的工作原理及实现方法。实际应用证明,该系统实现了对数据量达590MPix-els/s的图像序列的数据采集、传输和存储,大大方便了后续图像处理电路的设计与实现。  相似文献   

19.
提出一种基于用户驻地网接入有线电视的CATV overIP网关系统;叙述了模拟有线电视射频信号的MPEG-2编码压缩和封组播包发送,叙述了数字有线电视射频信号的条件接收、再复用和封组播包发送;给出了系统的硬件组成与各模块功能及系统的实现.  相似文献   

20.
设计了一种基于现场可编程门阵列(FPGA)的时差法超声波流量计。主要介绍了系统的硬件组成和实现方法,概述了软件功能和软件设计流程。系统硬件电路为微控制器+FPGA结构,微控制器是系统的控制核心。利用FPGA的可编程特性和很高的工作频率以及丰富的内部资源设计了包括高速计数器.在内的数字信号处理模块,提高了系统的可靠性和测量精度,并具有良好的硬件可升级性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号