首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   102篇
  免费   9篇
  国内免费   4篇
电工技术   8篇
综合类   3篇
化学工业   3篇
机械仪表   6篇
矿业工程   2篇
无线电   54篇
原子能技术   1篇
自动化技术   38篇
  2021年   2篇
  2018年   1篇
  2017年   4篇
  2016年   1篇
  2015年   3篇
  2014年   5篇
  2013年   6篇
  2012年   10篇
  2011年   19篇
  2010年   7篇
  2009年   9篇
  2008年   16篇
  2007年   11篇
  2006年   7篇
  2005年   10篇
  2004年   3篇
  2003年   1篇
排序方式: 共有115条查询结果,搜索用时 250 毫秒
21.
提出针对光谱仪器的CCD数据采集SoPC系统,采用并行A/D及异步FIFO转换和缓冲数据.利用Verilog HDL硬件描述语言编写驱动模块,把CCD、A/D和FIFO输入的驱动控制集成与一体,得到严格的时序保证;建立Avalon StreamingSource接口部件,为FIFO输入提供流数据;调用SLS USB20...  相似文献   
22.
为提高四轴飞行器的数据采集与数据处理能力,降低四轴飞行器的功耗,研制了一种基于FPGA的四轴飞行控制器;飞行控制器以NIOS Ⅱ处理器为控制核心,结合嵌入的SPI、I2C、UART等IP核实现了数据的实时采集与快速处理,并提出并行处理PPM解码和编码、超声波检测与控制、蜂鸣器控制的设计方案,利用VerilogHDL语言在FPGA上设计了这些并行处理功能模块,这些功能模块通过PIO核与NIOS Ⅱ处理器连接,能够自主完成所规定的处理功能;经过多次飞行测试,四轴飞行器能够稳定地起飞和降落、快速的飞行、转弯、上升和下降,也能够避开障碍物,验证了四轴飞行控制器功能稳定,功耗较低,已达到设计的要求.  相似文献   
23.
针对惯导组件产品测试中多种信号输出的测量需求,设计了一种基于FPGA和NIOSII软核的双模式惯导组件数据采集系统。该系统以FPGA和USBCY7C68013芯片为核心,实现对4个惯导组件输出的48路脉冲进行频率计数和对8个惯导组件输出8路串口数据的接收,最后通过USB芯片将采集得到的数据上传至测控计算机,并由计算机进行保存、处理和显示。该设计降低了采集电路复杂度,提高了产品测试效率和采集系统的可靠性、稳定性。  相似文献   
24.
介绍一种基于FPGA芯片的虚拟逻辑分析仪,它由信号调整电路、采样模块、触发模块、通信模块、数据处理模块(NIOS II软核)以及总线接口等组成,实现了8路并行采样,其采样速率可以达到100MS/s。  相似文献   
25.
NIOS-Ⅱ处理器为核心,构建一个SOPC系统,控制CH376文件管理芯片,将采集的数据以文件形式写入U盘中,以满足现场大容量数据的快速采样存储的需要。由于FPGA具有输入输出引脚多、运行速度快和可编程的特点,只要软件稍作修改,即可将数据存入SD卡中。经过软硬件的综合测试,能成功实现系统各项功能。  相似文献   
26.
基于SoPC/NIOS Ⅱ的信号发生器设计与实现   总被引:1,自引:1,他引:0  
运用基于NIOS Ⅱ嵌入式处理器的SoPC技术,设计了一个任意信号发生器,不仅可以输出正弦波、方波、三角波和锯齿波等常见波形,且各波形的频率和幅度可调,可根据用户需要进行现场编程,具有控制灵活、输出频率稳定、准确、波形质量好和输出频率范围宽等优点.  相似文献   
27.
基于FPGA的高清视频采集与显示系统设计   总被引:3,自引:1,他引:2  
介绍了一种基于FPGA的视频采集与显示系统的设计.系统以FPGA为核心,配合高分辨率CCD图像传感器、ADC模数转换、视频编码器等,实现了高清视频实时采集与显示.详细阐述了色彩插值与色彩空间转换算法和BURST传输的FPGA硬件实现.测试表明,该系统运行良好,能够满足高清视频实时监控要求.  相似文献   
28.
结合片上可编程系统和IPSec技术,设计一种基于可重构密码处理模块的虚拟专用网安全网关.该网关采用双处理器结构,主处理器完成系统芯片的初始化配置、系统控制、管理和数据包的预处理,协处理器完成IPSec处理功能,可重构密码处理模块加速加解密处理,从而提高算法执行效率,同时扩展IPSec协议的安全性.实验结果表明,该网关具...  相似文献   
29.
介绍基于NIOSⅡ嵌入式视频叠加电路的设计与实现。嵌入式NIOSⅡCPU控制电路接收矢量视频信号及标准PAL制视频信号,使其相叠加后存储于双端口RAM.上位机通过PXI总线接口将双端口RAM中数字视频信号采集至内存,并通过软件将叠加后的视频信息回放。实验证明,该电路能有效完成视频叠加,并成功应用于某测试系统。  相似文献   
30.
介绍了一种基于FPGA的通信系统方案,并利用NIOSⅡ处理器实现系统可靠性传输的设计方法,具有较高的应用价值。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号