全文获取类型
收费全文 | 211篇 |
免费 | 18篇 |
国内免费 | 24篇 |
专业分类
电工技术 | 1篇 |
综合类 | 2篇 |
机械仪表 | 2篇 |
无线电 | 213篇 |
一般工业技术 | 3篇 |
冶金工业 | 1篇 |
自动化技术 | 31篇 |
出版年
2023年 | 2篇 |
2022年 | 1篇 |
2021年 | 3篇 |
2020年 | 1篇 |
2019年 | 5篇 |
2018年 | 5篇 |
2017年 | 4篇 |
2016年 | 1篇 |
2015年 | 7篇 |
2014年 | 17篇 |
2013年 | 6篇 |
2012年 | 5篇 |
2011年 | 11篇 |
2010年 | 20篇 |
2009年 | 18篇 |
2008年 | 25篇 |
2007年 | 25篇 |
2006年 | 15篇 |
2005年 | 3篇 |
2004年 | 3篇 |
2003年 | 9篇 |
2002年 | 9篇 |
2001年 | 6篇 |
2000年 | 13篇 |
1999年 | 8篇 |
1998年 | 7篇 |
1997年 | 7篇 |
1996年 | 5篇 |
1995年 | 2篇 |
1994年 | 1篇 |
1993年 | 2篇 |
1992年 | 1篇 |
1991年 | 1篇 |
1990年 | 2篇 |
1989年 | 2篇 |
1988年 | 1篇 |
排序方式: 共有253条查询结果,搜索用时 15 毫秒
251.
252.
该文提出一种用于电荷域流水线模数转换器(ADC)的高精度输入共模电平不敏感采样保持前端电路。该采样保持电路可对电荷域流水线ADC中由输入共模电平误差引起的共模电荷误差进行补偿。所提出的高精度输入共模电平不敏感采样保持电路被运用于一款14位210 MS/s电荷域ADC中,并在1P6M 0.18 μm CMOS工艺下实现。测试结果显示,该14位ADC电路在210 MS/s条件下对于30.1 MHz单音正弦输入信号得到的无杂散动态范围为85.4 dBc,信噪比为71.5 dBFS,而ADC内核功耗仅为205 mW,面积为3.2 mm2。 相似文献
253.
高性能DSP器件对功耗指标要求越来越高,功耗主要来源于对存储空间的访问,因此提出了一种改进型Cache功耗优化策略,实现了对指令Cache的分阶段访问,同时兼顾了Cache的动态功耗和静态漏流功耗的优化,改进了传统的基于非分阶段访问的按需唤醒策略NPOWP(Non-Phased Cache with On-Demand Wakeup Prediction)显著影响处理器性能的缺点。设计应用于DSP设计的4路组相连昏睡指令Cache中,使用基于分阶段访问的按需唤醒策略POWP(Phased Cache with On-Demand Wakeup Prediction)策略平均可降低75.4%的指令Cache功耗,降低6.7%的处理器总功耗,性能损失仅为0.77%. 相似文献