首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   47篇
  免费   5篇
  国内免费   3篇
电工技术   1篇
综合类   2篇
石油天然气   1篇
武器工业   1篇
无线电   30篇
自动化技术   20篇
  2024年   1篇
  2023年   1篇
  2022年   1篇
  2019年   3篇
  2018年   1篇
  2017年   1篇
  2015年   3篇
  2014年   4篇
  2013年   7篇
  2012年   8篇
  2011年   2篇
  2010年   6篇
  2009年   6篇
  2008年   3篇
  2007年   1篇
  2006年   6篇
  2005年   1篇
排序方式: 共有55条查询结果,搜索用时 15 毫秒
1.
相控阵雷达广泛应用,其天线阵面对记录回放系统的数据速率要求提升。针对两种传统记录回放系统架构的不足,结合其优点,设计并实现了一种新型的基于FPGA的记录回放系统。该系统设计为板卡的形式,FPGA实现对硬盘的读写操作,采用自定义的文件系统对数据进行管理。经过测试,系统记录速度可以达到292 MB/s,回放速率为340 MB/s。实验结果表明,该记录回放系统性能稳定,通用性好,存储速率满足要求。  相似文献   
2.
SATA硬盘已经是目前多媒体应用中被广泛使用的存储介质, 而有些多媒体产品的Linux版本中, 并不支持SATA驱动框架。本文通过对Linux下IDE驱动框架及其相关的Linux驱动代码的分析, 提供了一种在IDE驱动程序框架下移植SATA驱动程序的方法。最后以SiI3512为例, 介绍了SATA驱动程序的移植过程。对于其它此类系统的移植具有很好的借鉴作用。  相似文献   
3.
基于SATA接口的并行CRC32算法研究   总被引:1,自引:0,他引:1  
在CRC校验基本原理及传统串行运算的基础上,介绍了一种快速并行CRC32算法,该算法运算简单、易于硬件实现。与SATA协议结合,设计了基于SATA接口的CRC32数据校验处理模块,该模块处理速度快、输出延时小,能够达到SATA接口实时处理的要求。最后,通过Quartus II开发平台及VHDL硬件描述语言,对SATA协议中帧结构传出的数据进行了仿真,验证了此算法的正确性及优越性。  相似文献   
4.
随着win7系统的上市,目前许多新购买的笔记本电脑被预安装好Win7操作系统。但由于种种原因有一部分用户想把Win7重装为Winxp,但是,在重装系统的过程中大多会出现蓝屏或无法读取硬盘等而无法安装成功的情况。经过多次实践,笔者发现这主要是由于Winxp系统安装盘中缺少SATA驱动而导致的。介绍了处理该问题的有效办法——制作一张集成有SATA驱动的winxp系统盘。  相似文献   
5.
随着SATA技术的发展,越来越多的存储系统采用SATA作为存储器的I/O接口.介绍了SATA的新特性及SATA存储所使用的相关设备主机总线适配器及端口多路器.最后提出了一种基于SATA Ⅱ的高速海量存储系统.  相似文献   
6.
随着信息时代的到来,数据存储和保护的需求与日俱增,如何有效实现对硬盘数据的加密保护成为一个重要的课题。文章首先分析了目前常用的硬盘数据加密方法,并在比较各种加密方案的基础上给出了基于FPGA的SATA硬盘加解密控制器设计方案。基于SATA2.0接口的广泛应用性,文章接着介绍了SATA的体系结构,并由此给出了系统的总体设计构架和详细设计方案。本控制器采用Synopsys公司的SATAVIP辅助验证,测试平台为Xilinx ML505开发板,并采用Xilinx公司的Virtex5FPGA作为最终实现,测试结果表明能够正确有效地实现硬盘数据的加解密工作。在SATA加解密控制器设计与实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。  相似文献   
7.
基于SATA的嵌入式高速大容量数据存储系统设计   总被引:2,自引:0,他引:2  
在高清晰油气管道检测等应用场合,需要快速存储大量数据,使用传统的传输总线和 Flash 存储器已经难以满足要求.为了解决这个问题,本文介绍了一种应用于嵌入式系统中、基于 SATA 接口的高速大容量数据存储系统的设计.本设计基于高速 SATA 接口技术,以高速 DSP 为微控制器,以大容量电子盘为存储介质.本设计的存储速度可以达到32Mbit/s,存储容量高达 120GByte,很好地解决了嵌入式检测系统中大量数据的快速存储问题.  相似文献   
8.
通过对SATA协议和扰码原理的分析,在串行扰码的基础上,实现了一种基于SATA接口的并行32 bit扰码和解扰算法.数据传输速度快、时延小、更稳定,并行扰码比串行扰码能更好地满足SATA接口的高速传输时序.最后在FPGA上使用VHDL语言编程,对模块进行了验证.  相似文献   
9.
机载任务记录器中数据记录器组件的设计与实现   总被引:1,自引:0,他引:1  
随着现代空战训练的转型,对机载任务记录系统所记录数据的多样性和全面性,记录数据的时间同步性和一致性有了很高的要求。为此,在新型机载任务记录仪设计研发中,采用统一的时间标准,同步记录多路任务数据,严格保证了事后评判的客观性和时间准确性。  相似文献   
10.
在介绍CRC校验原理和传统CRC32串行比特算法的基础上,由串行比特型算法推导出一种CRC32并行算法。并结合SATAⅡ协议的要求,完成了SATAⅡ主控制器设计中CRC生成与校验模块的设计。最后通过在ISE平台上编写Verilog硬件描述语言,对SATA协议中帧结构数据进行仿真,验证该CRC32并行算法能够满足SATA接口实时处理的要求。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号