排序方式: 共有102条查询结果,搜索用时 15 毫秒
1.
随着现代测试技术、网络技术和计算机技术的发展,测试系统的体系结构和运行管理发生了根本性的变化,通过Ethernet技术对测试进行管理已经成为测试技术发展的趋势。对网络化测试的整体结构进行了详细分析,并给出了基于WinPcap技术进行网络通信层开发的关键技术,最后对测试服务器的功能进行了介绍。结果表明,该系统性能良好,工作稳定。为网络化测试系统的实现提供了一种解决方案,具有一定的实用性和推广价值。 相似文献
2.
以Tilepro64多核处理器为核心,设计了面向无线信号数据采集处理的软件无线电系统平台。无线中频信号通过以FPGA为核心的模拟前端的放大、滤波和下变频等处理,进入基于Tilepro64处理器的数字处理模块,经过解调和解码等步骤,将信息由XAUI接口传往上位机。 相似文献
3.
4.
基于FPGA的宽带数据采集时钟相位校正方法 总被引:1,自引:1,他引:0
为了解决宽带数据采集中由于传输线延时不一致造成的数据误采集的问题,首先从数据传输线电平转换机理入手分析了这一问题的原因所在,在此基础上,给出了估算采集时钟相位失真程度的一种简便测试方法,并分析了基于FPGA实现的两种时钟相位校正方法,即DPLL法和Logic Cell法;最后,利用FPGA集成开发环境QuartusⅡ对这两种相位校正方法的性能进行了仿真和比较,结果表明,这两种方法都具有精确的可控性。 相似文献
5.
6.
7.
同步数字体系骨干网的高集成度接入方法研究 总被引:1,自引:0,他引:1
针对解决同步数字体系(SDH)骨干网传输系统中通信节点的规模问题,提出了一种高集成度接入SDH骨干网的方法,该方法基于“单FPGA+多个光电转换模块”结构,在单片FPGA上可以实现多达20个通道STM-16速率等级信号的无缝接入,与已有方法相比,具有集成度高、低功耗、可靠性好和功能灵活配置等优点,该方法已成功应用在某型主干网通信系统中,应用结果表明,该方法可以实现完全符合SONET/SDH标准的并-串-光的发送和光-串-并的接收功能,大大降低了通信节点的规模,具有重要的实际意义和应用价值. 相似文献
8.
为了获取数字通信中未知线路的自同步加扰信息, 提出了一种自同步扰码多项式的阶数估计方法. 通过对自同步加扰序列的游程特性进行深入研究, 发现了自同步加扰序列的游程统计结果与自同步扰码多项式阶数的对应关系. 利用这一关系, 通过对接收到的自同步加扰序列进行不同长度的游程统计, 根据统计结果的极值变化可以估计出未知线路自同步扰码多项式的阶数. 实验结果验证了理论分析的正确性和自同步扰码多项式阶数估计方法的有效性. 相似文献
9.
10.