首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   5篇
  免费   0篇
  国内免费   1篇
综合类   2篇
机械仪表   1篇
原子能技术   3篇
  2010年   2篇
  2009年   1篇
  2008年   3篇
排序方式: 共有6条查询结果,搜索用时 15 毫秒
1
1.
为了获得抗干扰、抗辐射能力强的远距离数据传输,在第三代北京谱仪BESⅢ工程的TOF前端电子学与TOF子触发系统之间采用了光纤传输方案。同时为了节省空间,在发送端对并行数据进行并串转换然后传送串行数据。然而接收端串并恢复的过程中会存在每次上电同步后转换延时不确定性的现象,从而导致了串并转换恢复数据/时钟的摇摆问题。在探讨现象本质的基础上,结合FIFO的同步功能,提出了可以广泛适用的系统同步法以及一种适用于目前数据传输方案的简便同步方法,成功地实现了多通道并串/串并转换数据的串行同步传输。  相似文献   
2.
刘树彬  郑伟  刘序宗  安琪 《核技术》2008,31(3):223-228
升级中的北京正负电子对撞机谱仪的飞行时间计数器触发子系统,需进行大量高速数据的吞吐:在41.7MHz的同步时钟控制下从前端读出电子学接收368路快时间击中信号,并向主触发逻辑实时发送4位击中数信息、3位背对背信息,向径迹配对逻辑实时发送136位位置信息,且每16个事例须向DAQ系统提供所有有效事例的数据包.以供离线分析.在该系统的研制中,我们分别或同时利用并串,串并转换、光纤、LVDS、VME总线等不同层面的技术手段实现了不同对象的触发判选信息的传递,本文对此进行了详细介绍.  相似文献   
3.
为了获得抗干扰、抗辐射能力强的远距离数据传输,在第三代北京谱仪BESⅢ工程的TOF前端电子学与TOF子触发系统之间采用了光纤传输方案。同时为了节省空间,在发送端对并行数据进行并串转换然后传送串行数据。然而接收端串并恢复的过程中会存在每次上电同步后转换延时不确定性的现象,从而导致了串并转换恢复数据/时钟的摇摆问题。在探讨现象本质的基础上,结合FIFO的同步功能,提出了可以广泛适用的系统同步法以及一种适用于目前数据传输方案的简便同步方法,成功地实现了多通道并串/串并转换数据的串行同步传输。  相似文献   
4.
在北京谱仪BESIII升级改造工程TOF触发子系统的设计中,提出了采用LVDS电平扇出触发处理结果的方案,以获得足够的驱动以及抗干扰能力.考虑到传输数据量非常大,为了节省空间以及提供传输效率,决定引入并串/串并转换传输技术并设计了相应的接收板对其进行深入研究.通过结合FPGA中FIFO的同步功能设计,成功实现了多通道LVDS并串/串并转换传输的同步接收,从而在一个9U VME背板总线后插数据传输模块上完成了全部TOF触发处理结果的高密度同步输出.同时也为复杂仪器系统中高速大量数据的实时同步传输和接收提供了一个可靠且高效的解决方案.  相似文献   
5.
论马达变频控制系统的电路保护   总被引:1,自引:0,他引:1  
刘序宗 《机电信息》2010,(24):147-147,167
在介绍变频器马达控制工作原理的基础上,对设计变频马达控制系统时需要考虑的电路保护问题进行了系统分析,详细阐述了马达驱动变频电路(主电路)和系统控制电路的保护机制和原理。  相似文献   
6.
北京正负电子对撞机谱仪的飞行时间计数器触发子系统,需从前端读出电子学接收368 bits快时间击中信号,按物理实验要求的触发逻辑产生7 bits触发条件信息,实时发送给主触发逻辑,以产生一级触发信号L1;并向径迹配对逻辑实时发送136 bits位置信息,以推算粒子飞行径迹;同时根据L1信号对事例进行判选、组装,向DAQ系统提供所有有效事例的数据包,以供离线分析.我们对该系统研制秉持可重构的设计理念,大量使用可编程逻辑器件FPGA,增加设计的灵活性和可靠性,减小印刷电路板设计的复杂度,节省PCB布板空间.本文介绍主触发处理FPGA中核心触发逻辑功能的设计与实现.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号