排序方式: 共有2条查询结果,搜索用时 0 毫秒
1
1.
2.
基于FPGA高速并行采样技术的研究 总被引:2,自引:1,他引:1
介绍一种基于四通道ADC的高速交错采样设计方法以及在FPGA平台上的实现。着重阐述四通道高速采样时钟的设计与实现、高速数据的同步接收以及采样数据的校正算法。实验及仿真结果表明,同步数据采集的结构设计和预处理算法,能良好抑制并行ADC输出信号因相位偏移、时钟抖动等造成的失配误差。 相似文献
1