首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   15篇
  免费   0篇
原子能技术   15篇
  2012年   1篇
  2011年   2篇
  2006年   2篇
  2005年   2篇
  2003年   2篇
  2001年   1篇
  1995年   1篇
  1989年   2篇
  1988年   1篇
  1987年   1篇
排序方式: 共有15条查询结果,搜索用时 13 毫秒
1.
本文介绍的电路可同时进行时间和电荷校准,它的校准量程大,精度高,稳定性好,可输出864路指数形校准信号,并可手动或程控。它的时间校准精度优于±250ps,电荷量校准精度优于±1%。  相似文献   
2.
介绍了北京仪漂移室电子学系统电磁干扰问题,阐述了如何根据造成电磁干扰的三要素分析与排除干扰的方法。  相似文献   
3.
介绍了GEM探测器阵列结构的一种读出方案,重点介绍了该读出方案中开关阵列芯片的设计.主要内容包括PAD前端读出电子学结构,开关电容阵列结构工作原理,开关阵列芯片设计,文章的最后给出了芯片测试结果.该10通道开关电容阵列芯片可以扩展为更多的通道,以满足更大规模的GEM探测器的阵列方式读出需要.  相似文献   
4.
未来的中国散裂中子源(CSNS)快循环质子同步加速器(RCS)需要束流位置探测器(BPM)来计算和记录位置信息.文章介绍了BPM读出电子学功能样机的实现,其中包括系统总体结构,模拟前端(AFE)和数字前端(DFE)的设计,以及FPGA中的固件开发.不断变化的RCS束流参数使得系统中的模拟部分尤为重要且设计难度大,并且需...  相似文献   
5.
本文介绍一种可用于正负电子对撞机谱仪的延迟线定时的触发判选电路。它是一种简单、快速的判选逻辑,主要用以排除宇宙线,其定时时间分辨小于20ns。  相似文献   
6.
描述了一种用于中微子实验系统的多通道FlashADC波形取样电路的设计考虑和工作过程,给出了与探测器系统联机实验的初步结果。电路设计基于9U—VME规范,取样频率20MHz。为不丢失好事例信息,数据的缓冲存储采用了流水线结构.电路具有multihit(多次命中)测量的能力,较好地满足了中微子实验中物理测量的要求。  相似文献   
7.
描述了正在升级改造的北京谱仪Ⅲ漂移室电子学校正时序电路.重点介绍了其时序电路的技术要求,设计考虑和电路的工作原理,并给出了测试结果.  相似文献   
8.
介绍了BESⅢ漂移室电荷测量插件的结构和设计思想,侧重介绍了如何用FPGA实现对PADC采样数据的预处理,包括数据的流水线缓存、动态地扣除台基、实时提取电荷量以及零数据压缩等功能的实现。  相似文献   
9.
本文介绍一种用于LVD径迹触发系统的逻辑电路,它采用可编程的读写随机存储器作为核心器件,速度快,功能灵活,性能稳定可靠,已在意大利Gran Sasso实验室连续运行近3年。  相似文献   
10.
介绍了在图形化开发环境LabVIEW及其调用动态链接库机制的基础上,设计并实现的BESⅢ MDC电子学测试系统软件.该软件完成了系统的各项硬件调试和性能检测,为测试系统提供了一种有效、简便、可行的调试手段.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号