首页 | 本学科首页   官方微博 | 高级检索  
     

超声相控阵高精度延时设计的FPGA实现
引用本文:杨先明,王海涛,赵大丹,郭瑞鹏,沈立军.超声相控阵高精度延时设计的FPGA实现[J].无损检测,2014(5):16-18.
作者姓名:杨先明  王海涛  赵大丹  郭瑞鹏  沈立军
作者单位:烟台富润实业有限公司;南京航空航天大学自动化学院;
基金项目:国家科技部国际合作资助项目(2011DFR71080)
摘    要:超声相控阵检测是通过控制超声波的相位延时实现声束偏转聚焦,继而完成探测被测试件内部缺陷的技术,因此相位延时精度是此技术的关键所在。因现场可编程门阵列(FPGA)芯片具有复杂而强大的时序功能,故系统的设计基于FPGA芯片,利用锁相环的倍频和移相技术,采用同步和等延时设计,最终实现了1ns的阵元发射延时精度。同时,设计使用嵌入式处理器,实现延时时间、激励信号的周期及重复频率的可重配置功能。Modelsim软件的仿真结果,验证了设计的可行性和正确性。

关 键 词:相控阵延时  verilog  HDL  FPGA  NIOS  II处理器
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号