共查询到17条相似文献,搜索用时 250 毫秒
1.
详细介绍了Photobit公司的PB-1024 CMOS APS图像传感器的驱动时序关系,提出了基于CPLD来实现CMOS APS图像传感器驱动控制电路的方法.系统选用美国Xilinx公司的XC9500系列CPLD作为硬件设计的开发平台,运用VHDL语言来实现对驱动电路的硬件描述,并采用Xilinx公司的Foundation软件对设计的驱动时序进行了仿真.测试与仿真结果表明所设计的驱动时序电路完全能够达到CMOS APS图像传感器的要求. 相似文献
2.
详细介绍了Photobit公司的PB-1024CMOS APS图像传感器的驱动时序关系,提出了基于CPLD来实现CMOS APS图像传感器驱动控制电路的方法。系统选用美国Xilinx公司的XC9500系列CPLD作为硬件设计的开发平台,运用VHDL语言来实现对驱动电路的硬件描述,并采用Xilinx公司的Foundation软件对设计的驱动时序进行了仿真。测试与仿真结果表明所设计的驱动时序电路完全能够达到CMOS APS图像传感器的要求。 相似文献
3.
在分析LUPA300型面阵CMOS图像传感器驱动时序关系的基础上,设计了此面阵CMOS图像传感器的驱动时序.选用CPLD器件作为硬件设计平台,试验VHDL语言对驱动时序进行了硬件描述,采用Quartus Ⅱ对所设计的驱动进行了功能仿真,并针对ALTERA公司的EPM1270T144C5进行了RTL级仿真及配置.系统测试结果表明,所设计的驱动时序可以满足面阵CMOS图像传感器LUPA300的各项驱动要求. 相似文献
4.
详细介绍了Photobit公司PB-MV13型高帧频CMOS图像传感器驱动控制时序关系,设计了高帧速摄像机驱动控制时序.选用Xilinx公司的复杂可编程逻辑器件及其开发系统,用硬件描述语言实现了驱动时序及控制时序.实验表明,所设计的控制驱动时序完全满足图像传感器要求. 相似文献
5.
6.
基于CPLD的面阵CCD图像传感器驱动时序发生器设计 总被引:1,自引:0,他引:1
在分析FTT1010-M型面阵CCD图像传感器驱动时序关系的基础上,设计了可调曝光时间的面阵CCD图像传感器驱动时序发生器.选用CPLD器件作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述.采用Quartus II对所设计的驱动时序发生器进行了功能仿真,并针对ALTERA公司的EPM7160SLC84-10进行了RTL级仿真及配置.系统测试结果表明,所设计的驱动时序发生器不仅可以满足面阵CCD图像传感器的驱动要求,而且还能够调节其曝光时间. 相似文献
7.
CMOS图像传感器由于器件本身的特点,相比CCD传感器,其动态范围较小。以CYPRESS公司生产的高性能CMOS图像传感器IBIS5-A-1300为研究对象,对其多斜率积分原理进行研究,提出了采用同步快门多斜率积分的方法来扩展CMOS图像传感器的动态范围。以FPGA+DSP为系统的硬件处理平台,给出了多斜率积分驱动时序的具体设计思路和方法,并在QuartusⅡ7.0环境下对所设计的驱动时序进行功能仿真。采用所设计的多斜率积分时序驱动,将CMOS图像传感器的动态范围由原来单斜率积分模式下的64 dB扩展到了90 dB。实验结果表明,采用多斜率积分模式可以实现动态范围扩展的要求。 相似文献
8.
9.
10.
在分析DALSA公司的IA_G3 COMS面阵传感器驱动时序基础上,设计了SPI模式的寄存器配置电路,实现了CMOS图像传感器的成像功能.通过开窗口技术,方便地实现了感兴趣区域图像的读出.选用现场可编程门阵列(FPGA)作为载体,使用VHDL语言对驱动时序发生器进行了硬件描述.采用Quartus II 7.1软件对所做的设计进行功能仿真后,将程序烧写入FPGA(ALTERA公司的EP2C20F484C8)内,对IA_G3图像传感器进行配置,实验结果表明,上述电路满足CMOS相机的驱动要求. 相似文献
11.
12.
13.
14.
设计了一种用于1024×1024CMOS图像传感器的内插式模数转换器(ADC)结构。转换采用并行处理方式,采用内插式结构,与流水线ADC相比速度更快。电路采用失调纠正技术和衬底驱动技术设计了1个低失调电压的前置全差分两级跨导运算放大器(OTA),PMOS管作为电阻产生与锁存阈值电压相交的基准电压,具有较高的精度。基于0.35μmCMOS工艺的仿真结果表明,该ADC的DNL=0.45LSB,INL=0.65LSB,可以满足CMOS图像传感器芯片级ADC的高速高精度要求。 相似文献
15.
邱永华 《电子产品可靠性与环境试验》2012,(3):65-69
介绍了一种采用CMOS图像传感器来实现智能机器视觉识别的方法,通过LM9638采集图像数据,经过复杂可编程逻辑器件(CPLD)(XC95144-TQ144)进行总线传输和转换,然后ARM以直接内存存取(DMA)的传输方式将图像数据保存到存储器中。同时ARM将采集到的图片数据进行预处理,通过模板对比算法,将采集到的数据与事先存储的数据进行分析和比较,完成机器智能视觉识别。通过CPLD对采集时序进行了分析,并进行了测试仿真,经验证后速度和效果均达到设计要求。 相似文献
16.
简单介绍了一种典型的CMOS图像传感器G9203-256D,主要用于近红外光谱仪的设计.介绍了此传感器的的驱动电路的设计过程,具体介绍了驱动电路中驱动电压和驱动时序的设计过程.驱动时序基于CPLD器件设计,采用VHDL语言编写程序简化了硬件逻辑设计过程,电路简洁,控制可靠. 相似文献
17.
CMOS图像传感器固定模式噪声抑制新技术。 总被引:1,自引:0,他引:1
针对有源像素(APS)CMOS图像传感器中的固定模式噪声(FPN),设计了一种动态数字双采样的噪声抑制新技术;该技术比普通双采样技术具有更佳的抑制效果,其电路结构简单,适合于像素尺寸不断缩小的CMOS图像传感器发展趋势。通过MPW计划,采用Chartered0.35μmCMOS工艺制作了测试ASIC芯片,试验结果表明动态数字双采样技术有效抑制了FPN噪声。 相似文献