首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
王健  曾璇  陶俊  童家榕 《半导体学报》2004,25(10):1338-1344
提出了一种新的自动压扩方法,适用于基于子波配置方法的模拟电路行为级建模.该压扩方法采用的压扩函数根据模块输入-输出函数的奇异性自动生成,因而这一方法具有通用性,可应用于任意输入-输出函数的电路模块的建模.与已有的建模方法相比,该方法能有效地降低模拟误差并减少使用基函数的个数.  相似文献   

2.
非线性自动压扩的开关电流电路行为级建模方法   总被引:1,自引:0,他引:1  
王伟  曾璇  陶俊  苏仰峰  唐璞山 《半导体学报》2002,23(12):1254-1261
提出了一种新的基于非线性压扩函数自动构造的开关电流电路行为级建模方法,从而简化电路的建模和仿真.与原有的建模方法相比,该方法不仅可以对模型的误差分布进行有效地调控,而且能够降低模型的误差.为了验证本文所提出的行为级建模方法,对几种开关电流电路进行了建模和模拟试验.  相似文献   

3.
提出了一种新的基于非线性压扩函数自动构造的开关电流电路行为级建模方法,从而简化电路的建模和仿真.与原有的建模方法相比,该方法不仅可以对模型的误差分布进行有效地调控,而且能够降低模型的误差.为了验证本文所提出的行为级建模方法,对几种开关电流电路进行了建模和模拟试验.  相似文献   

4.
提出了一种新型的基于In-Zn-O薄膜晶体管(IZO TFT)的行集成驱动电路。该电路采用了输入级模块复用的驱动方法,即一级输入级驱动多级输出级,因此可以显著地减少输入级模块TFT的数量,缩减电路的面积,满足高分辨率显示屏设计,同时也可以迎合显示屏窄边框的审美需求。电路的输入级模块工作时间是输出级模块的n倍(n是一级输入级模块驱动输出级模块的级数),因此输入级尺寸可以做得更小。另外,该电路的驱动时钟频率是传统结构中一级输入级模块驱动一级输出级模块时钟频率的1/n,有效地降低了电路的动态耦合功耗。我们制作了20级的行集成驱动电路,一级输入级模块驱动两级输出级模块,该电路的尺寸为宽730μm,高为164μm,满足窄边框的要求。从实验测结果表明,该电路很好地满足300PPI的AMLCD或AMOLED显示屏的需求。  相似文献   

5.
本文提出了一种适用于开关电源的内部供电电路。该电路采用齐纳二极管的稳压原理,将开关电源的高输入电压稳压输出5V,供模拟模块和数字模块使用,简化了以往采用基准和低压差线性稳压器(LDO,Low Dropout Regulator)供电的设计方法。本电路基于0.35 um BCD工艺,对所设计电路进行了仿真验证。仿真结果表明,该电路在-40℃~125℃应用环境温度范围内都能够实现高精度的输出电压,具有较强的稳定性。  相似文献   

6.
提出了一种低抖动、宽调节范围的带宽自适应CMOS锁相环.由于环路带宽可根据输入频率进行自动调节,电路性能可在整个工作频率范围内得到优化.为了进一步提高电路的抖动特性,在电荷泵电路中采用匹配技术,并在压控振荡器中应用电压-电压转换电路以减小压控振荡器的增益.芯片采用SMIC 0.35μm CMOS工艺加工.测试结果表明该锁相环电路可在200MHz~1.1GHz的输出频率范围内保持良好的抖动性能.  相似文献   

7.
本文为输电线路架空地线取电系统设计出配套的电源变换模块,并对模块电路进行了仿真分析。该电源变换模块可以实现9~100V交流输入到12V直流输出的转换。通过设计整流电路、搭建电路模型、分析电路的输入输出特性,从而得到相对稳定的直流电压源。通过设计电压变换电路将整流电路输出的直流电压进行转换,得到系统所需的12V直流电压,文中优化了电路控制信号脉冲占空比,得到了不同输入电压情况下的最优脉冲占空比,拟合出最优占空比随输入电压变化曲线。  相似文献   

8.
提出了一种低抖动、宽调节范围的带宽自适应CMOS锁相环.由于环路带宽可根据输入频率进行自动调节,电路性能可在整个工作频率范围内得到优化.为了进一步提高电路的抖动特性,在电荷泵电路中采用匹配技术,并在压控振荡器中应用电压-电压转换电路以减小压控振荡器的增益.芯片采用SMIC 0.35μm CMOS工艺加工.测试结果表明该锁相环电路可在200MHz~1.1GHz的输出频率范围内保持良好的抖动性能.  相似文献   

9.
建立了一个用于模拟电路设计的称为“模块”的实验性专家系统,目的在借此研究实现高水平电路专家系统的途径及方法。“模块”系统只需根据给定的对电路的输出及输入信号的要求,就能自动而快速地完成电路的方框设计,而这些工作通常是需要由电路设计者来完成的。  相似文献   

10.
陈娟  陈鑫 《电子器件》2012,35(5):535-539
为解决数字锁相环基于晶体管级仿真速度慢的问题,提出一种适用于数字锁相环的快速高精度建模方法。该方法直接利用数字模块的设计代码作为输入的仿真文件,并根据Spice仿真结果用Verilog-A对模拟模块进行建模。由于Verilog设计代码能够准确的描述数字模块性能,而Verilog-A模型对模拟模块的各种电路特性都能准确模拟,因此该模型的仿真精度非常高。最终以一种数字锁相环结构为例建立数模混合模型进行仿真,验证了该设计方法的可行性和有效性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号