首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 531 毫秒
1.
基于两片TMS320F206芯片在遥测数据采集中的应用   总被引:1,自引:0,他引:1  
郭滨 《电讯技术》2001,41(1):34-38
为了适应再入遥测采集系统的要求,本文中主要采用两片高速DSP芯片TMS320F260和乒乓缓存技术设计的嵌入式高速采集系统,实现了对多数量、多种类被测参数的采集、存储、传输和处理,模块化设计以及大规模可编程逻辑器件的采用使系统具有较强的可编程性和可维护性。  相似文献   

2.
为了解决非接触测温系统中常见的成本高昂、系统复杂、实用性差、响应速度慢等问题, 采用多光谱测温和快速响应光电探测技术, 设计了一套低成本高速多光谱辐射测温系统。利用高速微弱光信号采集模块、高速模数转换芯片、高性能可编程门阵列和同步动态随机存取内存保证了微弱光信号的高速转换、同步采集、大容量缓存, 具备纳秒级变化温度场的测量能力。结果表明, 测温误差小于±1%, 时间分辨率可达到50ns。这一结果对于快速变化温度场的测量是有帮助的。  相似文献   

3.
基于CPLD和FIFO的多通道高速数据采集系统的研究   总被引:6,自引:1,他引:5  
介绍了一种基于CPLD(复杂可编程逻辑器件)和FIFO(先入先出存储器)的多通道高速A/D数据采集系统的设计方法,并给出了这种数据采集方法的硬件原理电路和主要的软件设计思路。采用该设计方法所设计的数据采集系统不但可以实现高速采集多通道的数据,而又还可以扩展模拟量的输入通道数。  相似文献   

4.
基于FPGA的高速实时数据采集系统设计   总被引:3,自引:2,他引:1  
设计一款基于FPGA的高速实时数据采集系统,该系统采用FPGA作为控制器,主要完成通道选择控制及增益设置、A/D转换控制、数据缓冲异步FIFO三部分功能.系统采用Verilog HDL语言,通过软件编程控制硬件实现通道的选择和可编程增益放大器放大倍数的设置,利用FPGA内部自带的RAM设计16位的FIFO,实现数据的缓冲存储.这种基于FPGA的同步采集、实时读取采集数据的方案,可以提高系统采集和传输速度.系统的仿真验证结果显示,所设计的高速实时数据采集系统达到了预期的功能.  相似文献   

5.
介绍了一种基于PLX9052的高速图像采集系统的设计方案,包含了双缓冲技术在高速数据采集中的应用,PLX9052芯片在高速采集系统的使用方法,可编程器件CPLD设计,灰度图像处理技术以及多线程程序设计。  相似文献   

6.
本文设计了一套可以达到100Msps的数据采集、处理系统。系统采用现场可编程门阵列作为控制器件,利用现场可编程门阵列并发特性提高系统的速度,内置先入先出,利用通用串行总线芯片可实现高速传输采集数据。本系统具有数据采集、实时显示的功能,能够满足高速、实时性要求高等场合需要。  相似文献   

7.
在现有产品的基础上提出了在高速实时数据采集系统中采用“数字信号处理芯片+嵌入式中央处理器”的设计思路,即将高速实时数据采集系统分成基于三星公司的S3C2410精简指令处理器的梭心板和基于现场可编程门阵列的高速数据采集板来实现,成功地尝试了将嵌入式操作系统Windows CE.NET向核心板的移植。  相似文献   

8.
基于FPGA的160路数据采集系统设计   总被引:1,自引:0,他引:1  
目前,数据采集系统对采样率、分辨率和抗干扰能力的要求越来越高.尤其是在典型的多路采集 多路开关 单路A/D转换器的数据采集中,采集速度受到限制.为此,介绍了一种基于现场可编程门阵列(FPGA)的高速多路数据采集系统设计和实现.采用模拟开关级联的方法,有效地达到了160路采集速度.采用该方法设计的采集卡能有效完成多路同步高速数据采集任务.且成功地用于某装置的输出信号检测.  相似文献   

9.
基于USB2.0和线阵CCD的高速数据采集系统设计   总被引:2,自引:0,他引:2  
为了解决电荷耦合器件(CCD)图像数据高速采集和实时传输处理问题,设计了一种基于USB2.0的高速CCD数据采集系统.系统采用可编程逻辑(CPLD)实现时序控制和逻辑控制,专用视频信号处理芯片XRD4460实现高速A/D转换;为了保证CCD图像数据高速传输,采用先进先出(FIFO)作为CCD数据流与8051单片机之间的缓存区进行数据缓存,采用CY7C68013接口芯片的GPI接口模式完成控制信号的发送以及实现采集系统与计算机之间的数据高速传输.  相似文献   

10.
为实现对多路光栅数据进行高速采集以及远程传输,设计了基于FPGA+ARM架构的光栅数据采集系统。该系统以现场可编程逻辑门阵列(FPGA)实现对多路光栅数据同时进行高速采集、存储和传输,以ARM微处理器为核心,实现数据处理和以太网传输功能,通过对以太网协议栈的移植,实现了与PC端以TCP/IP协议完成以太网通信。通过实验验证,证明该系统具有良好的准确性和稳定性,可以满足光栅数据采集及传输的要求。  相似文献   

11.
为了提高电网和电力设备数据采集的效率和精度,设计一种高速高精度的数据采集系统。介绍32位微处理器Coldfire5307和高速4通道14位A/D转换器AD7865的性能特点,以Coldfire5307为核心,复杂可编程逻辑器件(CPLD)为逻辑控制芯片,采用AD7865实现多路信号的同步采样,给出系统的软硬件结构。实验测试结果表明,系统能稳定地工作,为参量分析提供准确的数据来源。  相似文献   

12.
基于FPGA的数字示波器   总被引:2,自引:2,他引:0  
提出一种基于FPGA的简易数字示波器设计方法,硬件上采用以Altera公司的EP2C8Q208CN现场可编程门阵列芯片作为核心器件,同时结合FPGA和NIOS软核的优势,设计高效的片上可编程系统(SoPC)对高速A/D所采集的数据进行快速存储和处理。整机测试表明,系统各功能正常,整个系统集成度高,体积小,可靠性高,易于程控,使用灵活。  相似文献   

13.
刘淳  张涌  孙静 《红外》2018,39(4):12-17
提出了一种高速红外视频采集系统,重点介绍了系统关键模块——PCI-E采集卡的设计与实现。采集卡主要基于Kintex7系列现场可编程逻辑门阵列(Field-Programmable Gate Array, FPGA)的硬件结构,利用Aurora核与Xilinx 7系列PCI-E核成功地将高速光纤传输以及PCI-E技术应用于此系统。实验结果表明,这种高速红外视频采集系统可以稳定、可靠地长时间工作,非常适用于高帧频大面阵红外视频的实时采集、显示与存储。  相似文献   

14.
基于USB2.0的高速图像传输系统设计   总被引:1,自引:0,他引:1  
赵鞭  唐俊  徐兴 《电子测试》2009,(11):5-8
针对油气井视频检测高速图像采集传输的要求,设计并完成了一套基于通用串行总线(USB)2.0协议的高速图像采集系统。对数字信号处理器(DSP)的主机接口(HPI)、USB芯片的通用可编程接口(GPIF)和端点以及USB固件程序和PC主机应用程序进行了介绍。该系统使用TI公司的C6437高性能DSP芯片作为系统核心,并经由USB接口芯片与PC主机相连接,实现图像采集系统与PC主机之间的高速数据传输。DSP高速图像采集系统应用于油气勘探领域中,实现了井下视频检测。  相似文献   

15.
章伟  刘必晨 《半导体光电》2003,24(6):433-435
介绍一种基于高速采样的多路串口信号复用的光纤传输系统。该系统采用可编程逻辑器件结合专用光电发送和光电接收器进行设计,实现了不同速率的多路串口信号复用的光纤传输。  相似文献   

16.
设计的系统能够实现对高速、大容量图像信息的采集和存储,采用模块化的设计思想,选用现场可编程门阵列(FPGA)作为逻辑控制器件,以一片三星公司生产的容量为4 Gbyte的NAND型Flash芯片K9WBF08U1M作为存储介质.针对图像信息高速存储的要求,提出利用交叉双平面页编程技术写Flash对数据进行存储.从硬件电路及逻辑时序两个方面介绍了此图像采集存储系统,并给出了试验结果.  相似文献   

17.
基于USB接口的高速图像采集系统设计   总被引:1,自引:0,他引:1  
巫锴  袁祥辉  潘银松 《半导体光电》2005,26(Z1):122-124,133
以CMOS图像传感器OV7620为数据源,结合USB接口、复杂可编程逻辑器件CPLD、DSP设计了高速图像采集系统,详细叙述了系统的基本原理、DSP的HPI与USB控制器的接口电路、USB控制器固件程序开发和主机端应用程序的设计方法.  相似文献   

18.
为满足某雷达实验平台的需求,设计并实现了一种基于通用串行总线USB的多通道高速数据采集系统。该系统以现场可编程门阵列(FPGA)为核心,利用多组高采样率AD实现多通道高速采集。为保证数据通路的畅通,每通道配备大容量DDR2进行高速数据缓存,并利用DDC降低数据写入速率。系统采用EZ_USBFX2LP系列USB芯片的Slave FIFO接口方式将数据回传至计算机中,由计算机应用程序进行控制、数据采集和波形显示。整个系统由硬件部分、FPGA内部逻辑、USB固件、设备驱动和应用程序构成。经过测试,系统在80MHz采样率下,可以实现中心频率60MHz、带宽10MHz信号的有效采集。测试结果验证了设计方案的正确性和可行性。  相似文献   

19.
为实现对面阵CCD的驱动,采集实时图像,设计了电源驱动和数据转换系统。系统采用复杂可编程逻辑器件(CPLD)对一款薄型背照式面阵CCD进行驱动。使用Verilog硬件描述语言(HDL)编写CPLD控制模块,控制CCD的信号采集、信号转移和信号传输。根据CCD的数据手册,设计CCD所需的电源,以便对其进行驱动。利用A/D芯片中的相关双采样(CDS)特点,对输出的视频信号进行处理,过滤视频信号中的复位噪声和1/f等低频噪声,提高系统的信噪比。该系统采用CPLD作为核心控制器件,充分利用了CPLD高速并行且"可编程"的特点,和CCD对环境变化的高度敏感,使得信号采集和传输的速率均较快,且输出视频信号稳定。  相似文献   

20.
高速高性能数据采集系统的实现方法   总被引:3,自引:0,他引:3  
马军 《现代电子技术》2007,30(9):130-131,133
介绍了AD9240和FPGA在高速、高性能数据采集系统中的应用方法,讨论了如何运用多片高速A/D变换器AD9240同时对多路模拟信号进行数据采集,以及使用现场可编程逻辑器件FPGA实现时序控制和实时数据存储的方法,给出了构成数据采集系统的基本原理框图和测试结果。介绍的数据采集系统具有极佳的性能和广泛的适用性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号