首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 140 毫秒
1.
电子式互感器的应用对提高电力系统尤其是继电保护的可靠性具有重要的创新意义,与保护、测量装置的接口是需要重点研究及解决的问题。文中介绍了连接电子式互感器与保护、测量设备的合并单元及其功能模型,分析了合并单元与电子式互感器接口通信具有多任务并行处理等特点,提出一种基于现场可编程门阵列(FPGA)技术实现此接口的新方法。利用FPGA可完成合并单元对多路电子式互感器数字化输出进行接收和循环冗余校验的并行处理功能,通过调用FPGA的先进先出(FIFO)库能实现发送报文前对各路数据的正确排序。这种方法对于推动电子式互感器在厂站自动化中的应用,具有工程实用价值。  相似文献   

2.
合并单元是连接电子式互感器与二次设备的接口单元,基于合并单元与电子式互感器接口通信具有多任务并行处理等特点,提出一种用FPGA技术实现此接口的方法,通过仿真分析,证明其可很好地满足合并单元数据传输的实时性。  相似文献   

3.
一种基于FPGA&DSP的电子式互感器数字接口实现方案   总被引:5,自引:0,他引:5  
徐雁  向珂  肖霞 《高压电器》2006,42(3):208-210
为了实现电子式互感器与保护、测控设备装置之间的数字接口,介绍了电子式互感器数字接口的重要组成部分.即合并单元的功能,根据其特点提出了一种基于FPGA和DSP平台的电子式互感器数字接口实现方案。利用FPGA与DSP相互配合完成合并单元同步,多路数据接收和处理.以及以太网通讯功能,满足了电子式互感器数字接口高速、可靠的要求.有望应用于实际系统中.  相似文献   

4.
一次电子式互感器与变电站实现数字化连接主要通过合并单元来实现。为此,介绍了电子式互感器数字输出接口的重要组成部分—合并单元的定义及其组成,分析了合并单元的功能特点进而提出了一种以FPGA和DSP构架的合并单元实现方案;使用FPGA实现了合并单元的同步功能,并利用FPGA由用户定制专用硬件电路的高速、并行处理能力以及DSP的数字运算、控制能力,将两者互相补充,实现了12路数据接收、处理、以太网通讯的功能。利用此方案实现的合并单元满足了电子式互感器数字接口高可靠性、强实时性、多任务的要求。合并单元的校验方法和实验结果验证了此方案的可行性。  相似文献   

5.
为了实现电子式互感器与保护、测控设备装置之间的数字接口,介绍了电子式互感器数字接口的重要组成部分,即合并单元的功能,根据其特点提出了一种基于FPGA和DSP平台的电子式互感器数字接口实现方案.利用FPGA与DSP相互配合完成合并单元同步,多路数据接收和处理,以及以太网通讯功能,满足了电子式互感器数字接口高速、可靠的要求,有望应用于实际系统中.  相似文献   

6.
采用FPGA&DSP实现电子式互感器合并单元   总被引:3,自引:0,他引:3  
一次电子式互感器与变电站实现数字化连接主要通过合并单元来实现.为此,介绍了电子式互感器数字输出接口的重要组成部分-合并单元的定义及其组成,分析了合并单元的功能特点进而提出了一种以FPGA和DSP构架的合并单元实现方案;使用FPGA实现了合并单元的同步功能,并利用FPGA由用户定制专用硬件电路的高速、并行处理能力以及DSP的数字运算、控制能力,将两者互相补充,实现了12路数据接收、处理、以太网通讯的功能.利用此方案实现的合并单元满足了电子式互感器数字接口高可靠性、强实时性、多任务的要求.合并单元的校验方法和实验结果验证了此方案的可行性.  相似文献   

7.
合并单元是电子式互感器与二次保护控制设备接口的重要组成部分.文中简要介绍了电子式互感器合并单元(MU)的基本定义及相关国际标准,同时对合并单元的主要功能和实现方法进行了研究,提出了一种基于现场可编程门阵列(FPGA)和数字信号处理(DSP)技术的合并单元实现方案.方案将合并单元分成3个功能模块,并对每个模块所需实现的功能进行了详细的阐述和具体的分析.试验结果证明该方案能够很好地解决合并单元同时处理任务多、通信信息流量大、通信速度高等一系列问题,具有较高的可靠性和较强的实时性.  相似文献   

8.
电子式互感器合并单元(MU)的研究与设计   总被引:7,自引:1,他引:7  
合并单元是电子式互感器与二次保护控制设备接口的重要组成部分。简要介绍了电子式互感器合并单元的基本定义及相关国际标准,同时对合并单元的主要功能和实现方法进行了研究,提出了一种基于现场可编程门阵列(FPGA)和数字信号处理(DSP)技术的合并单元实现方案。方案将合并单元分成3个功能模块,并对每个模块所需实现的功能进行了详细阐述和具体分析。试验结果证明该方案能够很好地解决合并单元同时处理任务多、通信信息流量大及通信速度快等一系列问题,具有较高的可靠性和较强的实时性。  相似文献   

9.
合并单元是数字输出式电子式电流、电压互感器与二次保护、控制设备接口的必要环节。本文简要介绍了合并单元的基本功能,并给出了一种基于现场可编程门阵列(FPGA)和数字信号处理(DSP)技术的合并单元实现方案。该方案将合并单元分成4个功能模块,对每个模块功能及实现方法进行了详细阐述和具体分析。试验结果表明合并单元工作良好,该方案有较高的可靠性和较强的实用性。  相似文献   

10.
合并单元是数字输出式电子式电流、电压互感器与二次保护、控制设备接口的必要环节.本文简要介绍了合并单元的基本功能,并给出了一种基于现场可编程门阵列(FPGA)和数字信号处理(DSP)技术的合并单元实现方案.该方案将合并单元分成4个功能模块,对每个模块功能及实现方法进行了详细阐述和具体分析.试验结果表明合并单元工作良好,该方案有较高的可靠性和较强的实用性.  相似文献   

11.
一种遵循IEC 61850标准的合并单元同步的实现新方法   总被引:16,自引:9,他引:16  
简要分析了电子式互感器和保护控制设备接口的相关国际标准,指出合并单元的设计是实现此接口的关键因素。就遵循IEC61850-9-1标准设计合并单元时所面临的同步问题,分析了需具体实现的功能,并提出了一种利用现场可编程逻辑门阵列器件解决的新方法。此方法在准确、可靠判断同步输入时钟脉冲上升沿后进行多路电流、电压同步采样,在同步输入时钟受到干扰或短时丢失时,可对其进行实时跟踪和判断,从而在输入时钟恢复正常后实现合并单元的快速同步。软件仿真和实验结果均证明了此方法的有效性。  相似文献   

12.
郑乐  李东江  陈晟 《高压电器》2008,44(2):178-181
电子式电流/电压互感器已成为变电站自动化系统中十分重要的组成部分。笔者提出了一种利用FPGA上的嵌入式处理器实现合并单元的方法,它利用了MicroBlaze处理器内核,并且使用知识产权内核(IP)来实现各功能模块,完成了合并单元同步、多路数据接收和处理以及以太网通讯等功能,满足了电子式互感器数字接口高速、实时、可靠的要求。实验结果表明,该设计基本满足IEC 60044和IEC 61850对合并单元的要求。  相似文献   

13.
电子式互感器合并单元时间同步问题的解决方法   总被引:3,自引:0,他引:3  
文章简要介绍了连接电子式互感器与二次保护、测量设备的合并单元及其主要功能,通过分析合并单元在实际应用过程中所存在的时间同步问题,阐述了相关国际标准对时间同步的具体要求。提出了一种基于复杂可编程逻辑器件(CPLD)技术解决合并单元时间同步的新方法。该方法利用CPLD硬件执行速度快、I/O端口多的特点,结合甚高速集成电路硬件标准语言(VHDL)编写的内部运行软件,能够快速、准确地实现合并单元的同步。通过软件仿真分析和现场试验,证明了此方法的可行性,具有很好的工程实用价值。  相似文献   

14.
刘琨  周有庆  王洪涛 《高电压技术》2007,33(1):111-114,135
为保障数据采集系统高压侧和低压侧的电气隔离,减小电磁干扰对测量结果的影响,介绍了电子式互感器输出信号的特点,对数据采集系统的主要功能进行了研究,在此基础上提出了一种实现数据采集系统的新方案。该方案将数据采集系统分为信号的采样及调整和逻辑控制2个部分:利用电能计量芯片ADE7759实现信号的采样、积分及滤波;利用现场可编程门阵列(FPGA)器件实现对ADE7759的转换控制,并对读取的数据信息组帧编码后串行输出。同时还对设计过程要注意的问题进行了研究,提出了相应的解决方法。  相似文献   

15.
合并单元作为电子式互感器与变电站间隔层设备接口的重要组成部分,主要用于同步接收多路电子式互感器输出的数字信号以及将处理后的数据按标准规定的格式发送给间隔层设备。提出了一种基于FPGA(现场可编程逻辑门阵列)构架的合并单元数据接收及处理模块的实现方案。以FPGA为处理器,能可靠地实现对多路电子式互感器输出信号的同步接收、循环冗余校验(CRC)、排序、滤波、数字积分等功能。  相似文献   

16.
基于Rogowski线圈电子式电流互感器的研究   总被引:9,自引:0,他引:9  
简要介绍电子式电流互感器的类型及发展现状,分析了基于Rogowski线圈电子式电流互感器的工作原理和系统结构,在此基础上给出了具体的设计方案:系统采用激光供电方式,利用Rogowski线圈测量电流信号,经高压侧数据采集系统采样调整后的数据信息以曼彻斯特码格式通过光纤传输到低压侧的合并单元,合并单元在完成数据解码校验之后,将数据信息按以太网格式组帧编码,由以太网口串行发送至二次保护控制设备。同时,对研究过程中存在的问题进行分析,指出下一步研究工作的方向和重点。  相似文献   

17.
高性能的光数字量校准装置有助于提高电子式互感器合并单元的可靠性和高效性。针对电子式互感器合并单元测试的通信报文处理能力和同步性两大难题,提出了基于FPGA和DSP的光数字量校准装置。分析光数字量校准装置的设计原理和技术难点,研究了基于FPGA和DSP的设计方案。重点介绍了FPGA、Blackfin DSP和人机界面三大功能模块的具体组成,进而深入研究了FPGA和Blackfin DSP的处理流程。最后将光数字量校准装置与数字化电能测试平台DRM进行联合测试,测试结果表明,基于FPGA和DSP的光数字量校准装置既能满足合并单元测试的功能性需求,又具有较好的实时性。  相似文献   

18.
电子式高压互感器数字接口的设计及实现   总被引:1,自引:6,他引:1  
介绍了IEC60044-8和IEC61850中规定的电子式互感器数字输出接口的特性,并设计了一种基于以太网的通信模块以实现此功能。该方案采用基于单片机的嵌入式硬件平台,利用RTL8029AS实现以太网物理层和链路层的大部分功能,并采用TCP/IP协议进行数据传输和系统维护,具有设计简单、维护方便、传输速率快等优点,能够满足变电站自动化、网络化发展对电子式互感器的要求。  相似文献   

19.
数字化变电站中电子互感器与二次设备的接口依靠合并单元实现,数字量输出接口是合并单元开发的关键点,也是产品检测时的重要项目.本文分析了电子互感器标准和IEC61850-9标准中对数字量输出的要求,并给出合并单元数字量输出帧的实现方案.在此基础上,本文提出了一种基于现场可编程门阵列(FPGA)和数字信号处理(DSP)技术的接口设计方案,详细介绍了硬件和软件设计的方法.试验结果表明,该方案可以很好地应用于合并单元的数字输出.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号