全文获取类型
收费全文 | 96篇 |
免费 | 19篇 |
国内免费 | 9篇 |
专业分类
综合类 | 2篇 |
金属工艺 | 2篇 |
机械仪表 | 2篇 |
矿业工程 | 1篇 |
轻工业 | 1篇 |
无线电 | 90篇 |
一般工业技术 | 3篇 |
原子能技术 | 2篇 |
自动化技术 | 21篇 |
出版年
2024年 | 1篇 |
2023年 | 3篇 |
2022年 | 10篇 |
2021年 | 9篇 |
2020年 | 3篇 |
2019年 | 6篇 |
2017年 | 1篇 |
2016年 | 1篇 |
2015年 | 1篇 |
2014年 | 1篇 |
2013年 | 4篇 |
2012年 | 10篇 |
2011年 | 7篇 |
2010年 | 17篇 |
2009年 | 17篇 |
2008年 | 7篇 |
2007年 | 14篇 |
2006年 | 8篇 |
2005年 | 1篇 |
1994年 | 1篇 |
1988年 | 2篇 |
排序方式: 共有124条查询结果,搜索用时 31 毫秒
1.
本文针对某特种车倒车影像控制器设备在CE102和RE102测试项中的测试结果超标问题,结合测试结果,分析了测试结果超标的原因以及设备电磁兼容设计的关键点;然后结合电磁兼容设计原则,改进了电磁干扰的抑制方法,对辐射源和抗干扰能力薄弱处加强了滤波和屏蔽,对壳体加强了接地处理;最后进行测试验证,结果表明,改进后的方法可有效解决CE102和RE102测试结果超标问题。本文所用方法容易实施且具有通用性,可为类似军用电子设备的电磁兼容设计提供参考。 相似文献
2.
SD卡作为媒体存储设备应用广泛,但很多SoC并未设计SDIO接口,故这种SoC只能通过SPI与SD卡通信,不能直接使用linux内核提供的现有的sD卡驱动。Bitbang协议是一种GPIO模拟SPI接口与sD卡通信的协议。Platform_driver是2.6版本内核以后新提出的驱动结构,有着规范和高效的特点。针对这种情况,采用了Bitbang协议和Platform架构,提出了一种基于SPI模式的sD卡驱动的解决方案。对Bitbang协议和Platform_driver结构的原理和实现方法进行了较为详细的论述,对驱动进行了测试,并最终给出了测试结果。 相似文献
3.
熔丝类电路的修调探索 总被引:1,自引:0,他引:1
随着熔丝在电路设计中的应用普及,测试环节对熔丝修调的要求也越来越高,对测试人员提出了更大挑战。修调熔丝的目的是为了获得更精确的电压或者频率,按照制造材料和工艺可分为金属和多晶硅两种类型。不同的工艺结构决定了不同电路的熔丝有不同的特性,修调时需要针对具体电路具体分析,选择适宜的修调方案,并且编写简洁高效的修调程序。文章介绍了常见熔丝的特性,总结几种常用的修调熔丝方法,并分析了这些方法的各自特点,同时对修调熔丝的程序算法做了探讨。 相似文献
4.
5.
1200V MR D-RESURF LDMOS与BCD兼容工艺研究 总被引:1,自引:0,他引:1
提出具有p埋层的1200V多区双RESURF(MR D-RESURF) LDMOS, 在单RESURF(S-RESURF)结构的n漂移区表面引入多个p掺杂区,并在源区下引入p埋层,二者的附加场调制器件原来的场,以改善其场分布;同时由于电荷补偿,提高了漂移区n型杂质的浓度,降低了导通电阻.开发1200V高压BCD(BJT,CMOS,DMOS)兼容工艺,在标准CMOS工艺的基础上增加pn结对通隔离,用于形成DMOS器件D-RESURF的p-top注入两步工序,实现了BJT,CMOS与高压DMOS器件的单片集成.应用此工艺研制出一种BCD单片集成的功率半桥驱动电路,其中LDMOS,nMOS,pMOS,npn的耐压分别为1210,43.8,-27和76V.结果表明,此兼容工艺适用于高压领域的电路设计中. 相似文献
6.
7.
SoC设计的重要特征是IP集成,但是不同IP模块的集成给SoC验证工作带来大量的问题.文中基于8051核的总线构建一个8位SoC设计验证平台,该平台可重用IP模块的激励文件,并利用现有的EDA工具对不同设计阶段进行软硬件协同仿真,大大减轻系统验证的工作量. 相似文献
8.
针对高频超声检测倒装焊芯片微缺陷的回波信号受噪声影响的问题,提出了一种基于改进多路径匹配追踪算法(MMP)的高频超声信号稀疏去噪方法。利用MMP算法获取全局最优的原子,针对MMP计算量过大的问题,在迭代过程中设置阈值和引入剪枝操作,筛选误差较大的路径,减少迭代路径,降低算法复杂度。为了避免字典维度上升导致的计算量过大,通过构建连续原子库对重构信号参数进行调整,最终实现芯片超声检测信号噪声的抑制。通过仿真和实验证明,提出的方法能够有效的去除倒装芯片高频超声检测信号中的噪音,与其他去噪算法相比,所提方法通过增加少量的计算,实现信号重构精度的提高,提升了B扫图的清晰度。 相似文献
9.
文章参考opencores组织的开源代码,完成基于5级流水线的32位MIPSCPU的设计,并通过增加相关逻辑解决流水线冒险与竞争。设计的CPU文中称为OPS1-CPU,使用基于Windows-DOS系统搭建gccmips_elf编译系统,用来对应用程序进行编译、链接与执行,生成相应汇编语言程序以及仿真向量文件。最终将设计的OPS1-CPU成功下载到ALTERA公司的FPGA芯片EP1C6Q240,进行了板级的指令级调试与验证,证明OPS1-CPU硬件系统与编译系统运行正常,完成MIPS系统的平台搭建。 相似文献
10.