首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   181篇
  免费   10篇
  国内免费   1篇
综合类   37篇
无线电   141篇
一般工业技术   1篇
自动化技术   13篇
  2014年   3篇
  2011年   1篇
  2010年   9篇
  2009年   14篇
  2008年   19篇
  2007年   25篇
  2006年   20篇
  2005年   30篇
  2004年   17篇
  2003年   15篇
  2002年   10篇
  2001年   7篇
  2000年   12篇
  1999年   3篇
  1998年   1篇
  1997年   1篇
  1995年   1篇
  1994年   1篇
  1993年   1篇
  1987年   1篇
  1982年   1篇
排序方式: 共有192条查询结果,搜索用时 15 毫秒
31.
对机载大斜视的合成孔径雷达成像因速度变化引起的运动补偿方面的问题展开了研究 ,提出了大斜视角条件下运动补偿的方法 ,对其分别进行一次和二次相位补偿 ,并在进行方位压缩时考虑三次相位 ,其结果能较好地实现运动补偿。同时对补偿性能也作了分析 ,对基于运动参数估计的窄波束宽幅SAR成像算法进行了改进 ,增加一次和二次相位补偿的步骤 ,成为适用于机载大斜视SAR的成像算法  相似文献   
32.
采用新一代专用高速FFT处理芯片A41102及现场可编程门阵列(FPGA)技术,实现子一种硬件结构可以根据不同处理条件进行重构的高速频谱分析电路模块。文中详细介绍了此电路模块工作原理及其硬件结构可重构的实现方法。最后给出此电路模块的实测性能与Ti公司TMS320C30实现相同性能的比较结果。  相似文献   
33.
并行处理是高速实时信号处理领域研究的主要技术,随着信号处理技术的发展,并行处理技术越来越受到人们的重视。本文通过对数字信号进行多项式并行表示,提出了自适应有限冲激响应(FIR)滤波器并行实现的几种新方法。作者对这些方法进行了性能分析和比较,狄得了一些有意义的结论。  相似文献   
34.
DSP并行系统设计方法研究   总被引:8,自引:0,他引:8  
以TI公司的TMS3 2 0C40和AD公司SHARC处理器为例 ,对多DSP并行系统设计中处理单元的选择、并行结构以及处理任务的分配等问题进行了讨论 ,并针对并行处理设计中一些难点问题 ,借鉴国外多DSP板级产品的结构 ,寻求了一些相应的解决办法。  相似文献   
35.
针对二进制补码平方运算的特点,提出了一种快速实现算法,即利用专用集成电路设计中的标准单元库中低位乘法(平方)构件或通过其他算法实现的模块,并经部分积重组而形成更少的部分积,行数仅5行,与闰方位宽无关,极大地缩短了加法阵列的计算时间,同时在一定程度上减少了系统所用资源。  相似文献   
36.
一种新的基于GPS照射源的天基雷达信号处理算法   总被引:3,自引:0,他引:3  
天基雷达(Space Based Radar-SBR)由于本身所具有的覆盖面积广、抗隐身和抗摧毁性等优点而得到越来越多的研究.通过分析基于GPS照射源的天基雷达,提出了一种基于对Gold码进行合理划分的对空中目标进行探测的信号处理算法,该算法具有实时处理的优点.  相似文献   
37.
一种新的多频带相干雷达恒虚警检测算法   总被引:1,自引:1,他引:0  
研究了复合高斯杂波环境中多频带相干雷达自适应恒虚警检测问题.利用Toeplitz矩阵的次对称性提出了一种新的多频带相干雷达恒虚警检测算法.所提出的算法对杂波的结构分量和杂波协方差矩阵都有恒虚警的性质,而且不需要杂波功率谱密度对称.该算法的检测性能优于以前提出的多频带归一化匹配滤波器算法.  相似文献   
38.
介绍了基于多片ADSP-TS101的高速实时跟踪雷达信号处理系统。为了实现对雷达信号的高速实时处理,系统采用并行化和模块化设计,将硬件平台与软件编程相结合,对跟踪雷达回波信号采用脉冲压缩,动目标检测以及恒虚警处理算法,获取了目标距离和角度信息。对该系统进行测试,结果表明系统的实现具有很高的可行性和效率。  相似文献   
39.
TS201高速通信接口设计及实现   总被引:1,自引:0,他引:1  
ADI公司TigerSHARC系列DSP芯片TS201性能优越,在高速实时信号处理中得到广泛应用,而其中对TS201的通信接口设计成为保证其高速实时性能的关键.对TS201与FPGA之间两种主要通信接口进行了分析,并给出了两种接口的设计方法,其中总线传输方式设计简便,但占用较多的资源,而链路口方式采用LVDS技术,传输速率高而且可靠,更适合DSP与FPGA的通信.该设计方法已成功应用于某高速实时信号处理机中.  相似文献   
40.
FPGA中浮点乘法器的实现   总被引:2,自引:0,他引:2  
该文设计的适合于在FPGA中实现的乘法器结构,采用自定义的26位浮点数据格式,利用改进的基4Booth编码方式,以及CSA和4-2压缩器综合的Wallace 树形结构,在尾数的舍入中应用基于预测和选择的快速舍入方法,优化了乘法器的性能.最后给出在PFGA中的仿真结果,验证了设计的正确性,并和32位浮点数据格式的运算结果作比较,发现本设计不但减少占用FPGA内部资源,而且加快了运算速度.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号