排序方式: 共有72条查询结果,搜索用时 31 毫秒
31.
文提出一种基于数字信号处理领域(DSP芯片)的实时嵌入式操作系统,对该嵌入式操作系统的内核体系结构和特点进行了深入的分析,并将此操作系统应用到某型号声纳系统中.实际表明该实时操作系统具有很好的实时性和可靠性. 相似文献
32.
本文简单介绍了嵌入式实时操作系统μC/OS-II和ADI公司的DSP芯片TigerSHARC101,并详细介绍了μC/OS-II在TigerSHARC101上的移植过程,并给出了相应的性能评价。 相似文献
33.
本文阐述了适用于多DSP并行处理系统的调试技术,介绍了通用信号处理平台软件调试环境的总体结构和设计.针对VisualDsP 开发环境设计并实现了源码级调试器.降低了多处理器环境的开发难度.该软件调试环境在实际应用中使多DSP并行处理系统的应用开发更加便利和可靠,缩短了大型电子设备的开发周期,降低了开发成本. 相似文献
34.
介绍了一种基于单片FPGA的高速光纤通信通信板卡,利用Aurora协议支持光纤传输,采用DMA控制逻辑通过PCI—Express接口与主机交换数据,着重阐述了板卡各个功能逻辑实现。实际的测试数据表明该系统具有高带宽、可扩展的特点。 相似文献
35.
针对多处理器系统通信带宽的高需求,结合LocalLink协议和Batcher-Banyan交换网络,提出一种适合在FPGA中实现的动态互连网络。与传统总线互连方式相比,该系统的通信性能有了较大的提高,仅占用少量硬件资源,便于集成新的通信接口,为多处理器系统设计提供了一种高性能且灵活的互连方式。 相似文献
36.
提出了一种基于FPGA和PCI总线的天文图像实时采集与处理系统设计;其包括硬件结构、FPGA数据获取和传输逻辑.该系统能够在FPGA中实现对最高峰值是660 MB/s,均值为200 MB/s,帧速率是2500 帧/s的高速CMOS相机天文图像数据的实时采集和处理,并由桥接芯片PCI9656通过PCI总线传输给PC机进行进一步处理. 相似文献
37.
在扩频通信系统中,伪随机序列通常作为编码序列被广泛使用.本文为了减少计算机在伪随机m序列相关上的运算量,我们使用了基于FWT的快速变换,并提出于了在FPGA上实现的途径和结构.实际工程证明,该方法以较小的硬件规模取得较好的运算效率. 相似文献
38.
提出了一种在FPGA中实现大矩阵奇异值分解的方法。主要思想是通过有限状态机进行控制,复用流水线CORDIC计算模块。这种方法极大地节省了FPGA的面积资源,并且增加了算法求解的时间并行度。计算256阶实对称矩阵的奇异值仅占用3601个ALUT,运行时间仅为95.28ms。 相似文献
39.
CPCI总线是一种成熟全面的计算机总线,通过它主机可以方便地为DSP加载程序,进行调试和监控工作;另外还能在主机和DSP系统间完成高速数据传输工作。本文结合一个已经成功应用的设计,阐述了基于双状态机+Cache结构的主机接口设计,并给出了逻辑框图。利用PLX公司的PCI9656接口芯片,FPGA提供了高达90MB/s的主机访问DSP和SDRAM的速度。 相似文献
40.
声纳基阵信号模拟器是一种实用的、可近似仿真实际监测目标及使用环境的阵元级信号发生器。声纳基阵信号模拟器的使用将有效缩短数字式声纳的研制周期,大大减少湖试和海试的次数。文章中以通用信号阵列处理系统为运行环境,详细介绍了一种声纳基阵信号模拟器实时多任务系统的软件设计与开发过程,分析了该软件系统中所有基本任务的功能以及多任务之间的通信关系,并且最后给出了该实时多任务软件在通用信号处理机上的实现拓扑图。实践证明,该套软件功能完备,且具有很好的实时性和稳定性,非常适用于现代声纳工程领域。 相似文献
|