排序方式: 共有72条查询结果,搜索用时 31 毫秒
61.
在浅海条件下,子空间相交的方法可以消除多途效应的影响,实现水平长阵的准确目标方位估计,获得比常规波束形成算法更优的性能。然而,该算法在数值计算稳定性上存在问题。在最小二乘子空间相交算法的基础上,提出一种Tikhonov规整化的最小二乘子空间相交算法,该算法在原解向量的基础上,施加了一个滤波因子,滤除了小特征值对应的解向量,使算法的数值计算稳定性大大提高,从而也提高了算法的检测性能。试验数据处理结果表明,该算法是有效的。 相似文献
62.
为了在声纳系统中通过以太网口进行大批量、高速率的数据传输处理,在FPGA中硬件实现了嵌入式UDP协议栈,完成了架构设计、软件仿真验证及硬件实现。用FPGA硬件实现UDP协议栈,加速了网络数据处理能力,使信号传输速率达到了80MB/s,实现了千兆级通信,很好地提高了声纳系统中数据传输速率和系统性能。同时,用FPGA硬件实现UDP协议,栈减小了PCB版图面积和布局布线复杂度,提高了开发效率,有效地降低了开发成本。 相似文献
63.
研究了多处理器并行处理机的系统架构,针对三种不同构架的CPU,基于模块化和可重构的原则提出了不同的系统软件架构和实现方案,最后在已有硬件和前期平台软件的基础上,运用文中所提出的系统软件架构方案实现了一个雷达系统的演示,验证了系统软件架构方案的可行性和实用性。 相似文献
64.
为实现声纳数据的海量实时存储,提出一种基于COM Express架构的数据记录仪的设计与实现方法.该记录仪在COM Express载板上集成了ETXexpress处理器模块、光纤数据采集子卡,以及由4个500 GB硬盘组成的RAIDO存储阵列.应用结果表明,该记录仪可以达到80 MB/s以上的实时存储速率,很好地胜任了... 相似文献
65.
混响抑制是提升主动声纳接收机性能的关键技术之一。传统的混响抑制算法主要采用多普勒和时间增益控制,以及预白化处理。这些算法需要对混响建模并进行参数估计,其计算量较大,且易受水声环境变化的影响。为了提升抗混响算法的鲁棒性,提出了一种基于典型相关分析的算法,能够与支持向量机结合实现对混响的预先分类识别。湖上试验结果表明该算法能够显著提升混响背景下主动声纳的检测性能。 相似文献
66.
军事领域常选择ADI公司的TS201芯片用于信号处理平台,但由于其采用基于电路交换的LINK口进行连接,难以实现军方对电子系统设计提出的可重构性的需求。FPGA可以用来实现接口转换功能,如果利用FPGA将基于电路交换的LINK口转换成基于包交换的其他形式的接口,就能在不改变硬件连接的基础上,实现DSP系统的重构。本文介绍了一种基于串行RapidIO技术的可重构的信号处理平台,并对其中核心的FPGA的逻辑设计进行了讨论。 相似文献
67.
针对现有Rapidio网络路由管理策略的缺点,提出了一种基于改进的遗传算法的优化策略。通过改进的路由分配策略以及对传统遗传算法编码、交叉和变异等方面的改进,明显提高了Rapidio网络服务质量(QoS)诸项指标;同时相对于传统遗传算法,改进的遗传算法拥有更快的收敛速度。该算法适用于基于Rapidio网络的嵌入式应用,具有较强的工程实用价值。 相似文献
68.
针对雷达、声呐领域高性能信号处理平台的研发需求,提出并实现了在并行信号处理机系统中利用TIPC透明进程间通信协议实现通信接口的方法。分析了TIPC相比其它通信协议的优点,阐述了TIPC的基本实现原理,对TIPC的实现难点和重点进行了详细讨论,将TIPC和TCP传输协议的通信性能进行了实际测试比较。最后,提出了基于TIPC增强并行信号处理系统通信可靠性的方法。 相似文献
69.
研究适合多处理器阵列信号处理系统使用的实时操作系统对于缩短声呐、雷达等大型电子设备的研制周期和降低研制成本具有重要意义.提出一种具有可移植性的实时操作系统的设计方案,通过对可移植性架构、内核实时性的良好设计以及虚拟单处理器技术,较好地降低了多处理器阵列信号处理系统的应用开发难度.实际性能测试表明该操作系统能够满足实时信号处理的需要. 相似文献
70.
针对多处理器系统通信带宽的高需求,结合LocalLink协议和Batcher-Banyan交换网络,提出一种适合在FPGA中实现的动态互连网络.与传统总线互连方式相比,该系统的通信性能有了较大的提高,仅占用少量硬件资源,便于集成新的通信接口,为多处理器系统设计提供了一种高性能且灵活的互连方式. 相似文献
|