排序方式: 共有159条查询结果,搜索用时 156 毫秒
41.
6端口CMOS寄存器堆设计 总被引:2,自引:2,他引:0
高性能超标量处理器完成多条指令并行,需要寄存器堆提供多端口、高速访问.本文介绍一个0.18μmCMOS工艺下的四读二写6端口寄存器堆的全定制设计,它采用改进的多端口存储器单元结构和基于NAND结构的低功耗译码器,并且设计了内部时钟生成部件来提高工作频率.寄存器堆通过功能验证和性能测试,可以工作在450MHz频率上,功耗为36mW,面积0.06mm2,参考综合结果具有高速、低功耗和面积小的特点. 相似文献
42.
一种改进的鲁棒恒虚警检测器 总被引:1,自引:0,他引:1
VI—CFAR是一种综合CA—CFAR、GO—CFAR和SO—CFAR优点的CFAR检测器.它在均匀环境具有较低的恒虚警损失.在非均匀环境具有较强的适应性。但是在前后滑窗均存在干扰目标情况下,SO-CFAR会受到干扰目标的影响,检测性能大为下降。为此.文中提出采用无偏最小方差估计(UMVE)算法替代SO,从而有效地提高VI—CFAR在多目标环境下的鲁棒性。计算机仿真验证了理论分析的正确性。 相似文献
43.
44.
基于离散分数阶傅里叶变换的水下动目标线性调频回波检测算法的研究 总被引:1,自引:1,他引:1
水下动目标径向速度造成的回波和样本之间失配导致匹配滤波器对于线性调频( LFM)信号的检测性能下降。利用分数阶傅立叶变换对LFM信号的聚焦特性,提出一种基于离散分数阶傅立叶变换的水下动目标LFM回波检测算法。该算法与零速样本匹配滤波检测算法相比受目标径向速度影响较小,并且理论分析表明在目标回波存在的情况下,这两种算法输出的峰值位置之间存在数学关系。利用该数学关系本文算法同样可以估计目标距离。仿真和实验数据分析表明:本文算法在强混响噪声背景下对于径向速度未知动目标LFM回波昀检测性能优于或相当于零速样本匹配滤波。 相似文献
45.
46.
提出了基于ARMA结构的自适应混响限波器(ARNAR).在频率域用短时频率方差和峰度构成起伏谱特征,并提出了基于起伏谱特征的频率归一化方法来实现恒虚警处理.最后,利用波导中回波的时间扩展现象,提出了二次快拍平均预处理的方法来实现多途情况下的CW信号检测.ARNAR与自适应陷波器(AN)相比,它具有无需知道混响的中心频率的突出优点.仿真研究表明.ARNAR的止带衰减和很窄的带宽等性能略好于AN,并且带宽的控制不依赖于迭代步长的选取.对强混响背景下的低多普勒检测的仿真表明该联合检测系统是有效的. 相似文献
47.
利用FPGA实现DDR存储器控制器 总被引:2,自引:0,他引:2
DDRSDRAM以双倍的数据速率已成为存储器的主流,但目前广泛应用的微处理器和数字信号处理器并不支持DDRSDRAM。该文介绍一种通用DDRSRAM控制器的设计,以解决目前所存在的微处理器与DDRSDRAM之间的接口问题。 相似文献
48.
在现代高性能微处理器设计中,推断和推测成为开发指令级并行性ILP(Instruction Level Parallelism)的两种重要技术途径.推断的目的是打破程序间固有的控制流程,将控制相关转变为数据相关,使指令级并行性识别从一个基本块扩大为一个超块.推测执行是为打破分支或访存引起的相关问题而进行的操作,进一步分为控制推测和数据推测.控制推测的目的是打破分支和其他操作间的相关性,进而由编译器在一个超块内识别并行性,减小控制相关的高度.数据推测则是消去访存相关,提高指令级并行度.该文首先对推断和推测本身进行分析,然后在此基础上进一步将推断、推测技术相结合,并应用于高性能媒体处理器的设计中.性能评价和比较结果显示,两种技术相结合将比任何一种技术都更加行之有效. 相似文献
49.
浮点乘法器中的舍入方法研究 总被引:1,自引:0,他引:1
文章针对浮点乘法器中的尾数舍入方法进行了研究,提出了一种基于预测和选择的快速舍入方法。相对于传统的舍入方法,这种方法通过预测和选择来实现快速舍入,舍入过程相对简单,减小了实现时的硬件开销和关键路径延时,明显地提高了浮点乘法器的性能,并且精度越高,性能提高的空间越大。 相似文献
50.