排序方式: 共有5条查询结果,搜索用时 13 毫秒
1
1.
介绍了一种应用在音频系统的∑△power DAC。对整个∑△power DAC的设计进行了详细的介绍,实际的硬件用Synopsys工具进行了完整的电路设计、仿真和版图设计。在MP3中得到实际应用,音质效果良好。 相似文献
2.
3.
文章介绍了一种应用于高品质音频领域的24位∑Δ数-模转换器(∑ΔDAC)。用两个半带滤波器和一个梳状滤波器来实现64倍的过采样。优化设计选择了多位∑Δ调制器用CT输出级用来实现高信噪比,并降低系统对时钟抖动的敏感度。DWA算法被用来实现数字-模拟接口的线性特性。整个DAC的信噪比达到96dB,动态范围90dB。采用中芯国际0.131μm工艺,整个电路面积为1.5mm^2。 相似文献
4.
5.
在系统中集成超宽带(UWB)收发机芯片用于支持室内定位正成为移动通信终端技术发展的一个重要趋势.在超宽带收发机中,低噪声放大器(LNA)是一个核心功能模块.超宽带的全频段(3.1~10.6 GHz)覆盖要求给低噪声放大器的设计带来了巨大挑战,尤其是需要在宽带匹配及在带内维持平坦的噪声系数的情况下.传统的低噪声放大器架构应用在超宽带设计时,噪声、增益和输入匹配之间存在较明显的性能折中关系,因此无法达到良好的综合性能指标要求.本文采用基于变压器反馈的输入匹配的第一级架构和多功能第二级输出驱动结构,实现了平坦的噪声系数和高增益等性能.基于TSMC 65 nm工艺设计的电路仿真结果表明,该低噪声放大器在3.1~10.6 GHz全频段内,可实现输入匹配S_(11)-10 dB,增益17 dB,噪声系数2.71±0.28 dB,1-dB压缩点-17.5 dBm等指标,电路整体功耗为32.8 mW.因此,综合性能Ⅰ(FoM-Ⅰ)和综合性能Ⅱ(FoM-Ⅱ)分别可达2.32和0.41. 相似文献
1