首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   6篇
  免费   0篇
无线电   4篇
自动化技术   2篇
  2024年   1篇
  2023年   1篇
  2014年   1篇
  2013年   3篇
排序方式: 共有6条查询结果,搜索用时 10 毫秒
1
1.
在分析ISO18000-6C标准内容的基础上,提出了一种基带处理器的结构,设计了一款符合ISO18000-6C标准的UHF RFID标签芯片的基带处理器。该基带处理器可支持协议规定的所有强制命令。设计通过降低工作电压、降低工作频率、使用门控时钟、增加功耗管理模块等一系列低功耗设计以降低处理器的功率消耗。在Xillinx的Virtex-4FPGA上验证满足协议功能要求,并在工作电压为1V,时钟为1.92MHz时,功耗仿真结果为9.9μW,很好的完成了低功耗电子标签的基带处理器设计。  相似文献   
2.
扫描技术已经成为集成电路设计的一个重要组成部分,详细介绍了基于扫描测试的DFT原理和实现步骤,并对扫描测试问题进行分析,最后分析了导致故障覆盖率不同的一些因素。  相似文献   
3.
为了提高数据处理效率,BCH编译码电路都采用并行结构,但是并行结构大幅度增大电路的面积消耗及逻辑延迟。对并行钱氏搜索中占主要资源的单变量乘法器进行优化。仿真综合结构表明,BCH码(16 459,16 384,5)在此简化乘法器的基础上,其并行结构电路在面积资源的优化率可达81.9%,关键路径延迟的优化率可达66.4%。  相似文献   
4.
根据AVS标准中帧内预测算法的特点,提出了一种应用于AVS高清实时编码器的帧内预测硬件设计方案.该设计中将亮度和色度预测共用一个预测单元,采用6路数据并行流水处理的结构,提高了处理速度.同时在分析AVS帧内预测各模式算法的基础上,结合移位寄存器操作实现各模式运算单元的进一步资源共享,简化了参考数据选择机制,减少资源消耗.实验结果表明,该设计完全能够满足高清视频图像(1 920×1 080,30 f/s(帧/秒))实时编码要求.  相似文献   
5.
针对日常生活中常见的QR码应用,基于蜂鸟E203 RISC-V处理器架构设计了一款QR码识别系统。通过对系统内部关键组成单元进行定制化的硬件设计以及配套软件算法的实现,完成整体系统环境的搭建,并通过了系统功能验证。另外,本文还对不同情形下的QR码进行相应的测试。测试结果表明,在系统工作频率为32 MHz时,平均识别耗时为705 ms,正确识别率为96%,证实了该系统的可行性。  相似文献   
6.
近年来Sigma Delta模数转换器得益于其优异的性能,在各个领域都有广泛的应用。本文提出了一种面向Sigma Delta ADC的数字降采样滤波器,能满足多种工业、医疗测量场景应用。该应用场景下对数字滤波器提出了高精度、低功耗、线性相位的需求。本文设计的数字滤波器使用两级非递归定系数FIR滤波器对CIC滤波器进行补偿,形成平坦的通带与较窄的过渡带。同时,复用乘法器与加法器使得硬件资源消耗大大降低。所设计的数字抽取滤波器通带为0.92kHz,通带纹波为±0.02dB,阻带为1.5kHz。该设计基于TSMC 180nm CMOS工艺,工作在1.8V电源电压和128的过采样率。仿真结果显示,级联三阶一位量化的调制器后,能在1kHz带宽下实现95dB的SNDR,以及100dB的DR。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号