首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   14篇
  免费   0篇
  国内免费   3篇
综合类   3篇
无线电   3篇
自动化技术   11篇
  2014年   2篇
  2007年   1篇
  2005年   1篇
  2004年   3篇
  2001年   1篇
  1999年   4篇
  1998年   1篇
  1997年   3篇
  1996年   1篇
排序方式: 共有17条查询结果,搜索用时 15 毫秒
1.
移动计算已经成为信息技术新的研究热点,如何通过移动网络有效接入互联网是其中的关键技术之一。首先对iSMS结构的特点进行了分析,认为iSMS在支持大量客户时会造成拥挤。针对该问题,论文研究并设计了一种多移动终端并行的移动数据处理系统,该系统具有良好的扩充性。然后作者给出了详细的执行流程和实现原理,并应用在北京大学移动计算平台LDPM1.0中。最后,作者对iPMS进行了性能评价,并给出了系统运行的试验结果,对其中存在的问题以及今后的工作进行了展望。  相似文献   
2.
大学计算机基础课程教学是培养当代大学生创新能力和综合素质的重要环节。文章分析了当前大学计算机基础课程教学的新形势和计算思维培养的必要性,明确了面向思维培养的大学计算机基础课程的教学目标,依据思维培养的方法和大学计算机基础课程的特点,利用思维导图优化课堂的教学设计和教学过程,结合SAKAI网络教学平台辅助探究式和协作式学习,提出了一种面向思维培养的大学计算机基础课程混合式教学模式。  相似文献   
3.
模拟器是计算机系统设计中非常重要的一种技术。O racle研究能够用来确定所研究问题的最优或最差情况,为正常研究提供有用的辅助信息。但是现在常用的一些同步多线程(SM T)模拟器都不能提供支持O racle研究所需的信息。文章结合原有模拟器的基础,提供了一种新的支持O racle研究的模拟平台。同时原SM T模拟器只支持ICO UNT这一种取指策略,文章在原模拟器基础上,又增加了BR COU NT和M ISSCO UNT这两种通用的取指策略。  相似文献   
4.
基于软硬件协同设计技术提出了基于系统的模拟仿真和调试方法(SSED),其基本思想是:在模拟和仿真时建立真实的运行环境;利用可重定目标编译器和汇编器生成将C应用程序转换成汇编语言、执行代码及模拟和仿真的输入向量;利用时间模型进行汇编级调试;对运行结果进行分析。利用该方法设计Jbcore16的过程说明,该方法可进一步加速处理器的逻辑验证,方便对处理器设计的调试。  相似文献   
5.
面向线索的流水线结构设计   总被引:3,自引:0,他引:3  
文中针对多线索结构,对常规流水线进行了以下改进(称为T-PIPELINE):①增加了线索选择段;②译码阶段和执行阶段支持阻塞指令;③进入流水线的指令增加了线索标志。同时提出了与编译结合以减小转移开销的方法。最后,对T-PIPELINE的性能进行了评价。  相似文献   
6.
通过对线索窃取调度中问题的分析,提出了一种改进策略,称为线索预取策略(P-F-S)。在此策略中,通过改进的协议,可实现线索预取。由于用线索计算掩盖了线索转移,此策略减小了线索转移开销,同时,此协议对线索拌动和请求拥挤具有不同程度的解决。最后,应用P-F-S评价模型,证实了此算法的有效性。  相似文献   
7.
多T-Pipeline耦合结构   总被引:1,自引:1,他引:0  
硬件集成度的迅速提高要求与之相适应的体系结构。MTPS(多T_Pipelines)是以VLSI为基础,采用多线索技术将多条T_Pipeline耦合在一起形成多流水结构。该结构分为指令准备和指令执行两部分,通过线索层次结构,准备阶段可开发线索间和线索内的更大的并行性。对MTPS结构的分析表明,该结构可提高执行部件的利用率和流水线的效率。  相似文献   
8.
PerformanceEvaluationofPipeliningBroadcastinginMulticomputerSystemLIUHongweiLIXiaomingCUIGuangzuo(刘宏伟)(李晓明)(崔光佐)(Dept.ofComp...  相似文献   
9.
程旭  崔光佐  王克义  杨芙清 《电子学报》1999,27(9):133-134,140
本文基于多线索机制,通过优化译与硬件流水线相结合提出了一种无断流流水机制,并设计了无断流流水线(MTNB-PIPELINE),该流水线主要通过提前进行线索切换消除控制转移开销,并开发线索间的更大并行性,最后对该流水线进行了性能评价表明流水线可进一步提高加速化。  相似文献   
10.
基于片内WISHBONE总线的高速缓存一致性实现   总被引:2,自引:0,他引:2  
基于IP可重用的设计方法,利用WISHBONE总线协议,把两个已成功开发出的具有自主知识产权的THUMP内核集成在一个芯片上,实现了片上多处理器FPGA。开发重点是实现基于片内WISHBONE总线的高速缓存一致性协议。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号