首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 218 毫秒
1.
基于GaN工艺设计了一款饱和输出功率为44 dBm、功率回退为9 dB的非对称Doherty功率放大器。为了提高增益,在Doherty功率放大器前方增加驱动级。通过对主放大器的输出匹配电路进行阻抗匹配优化设计,去掉λ/4阻抗变换线;辅助功放输出阻抗采用RC网络等效代替,控制输出匹配电路相位为0°,确保关断时为高阻状态;合路点的最佳阻抗直接选取50Ω,从而去掉λ/4阻抗变换线。芯片仿真结果表明,在3.3~3.6 GHz时,Doherty功率放大器的饱和输出功率达到44 dBm以上,功率增益达到25 dB以上,功率附加效率(PAE)达到50%以上;功率回退为9 dB时,PAE达到34.7%以上。Doherty功率放大器的版图尺寸为3.4 mm*3.3 mm,驱动级功率放大器的版图尺寸为1.5 mm*1.7 mm。  相似文献   

2.
针对功率回退时主路功率放大器不能有效进入饱和状态导致Doherty功率放大器回退效率低的问题,通过降低主路功率放大器的供电电压,实现了高回退效率,同时增大辅路功放管的尺寸弥补了电路的总输出功率。基于0. 1μm GaAs pHMET工艺,设计了一个26 GHz两级非对称的Doherty功率放大器。仿真结果表明,在26 GHz时增益达到16 dB,功放的饱和输出功率为27. 4 dBm,峰值功率附加效率(PAE)为40. 7%,输出功率回退7 dB时PAE仍达到38%,与传统Doherty功率放大器相比具有更高的回退效率,版图的尺寸为3. 2 mm×2. 2 mm。  相似文献   

3.
在射频通信链路中,功率放大器决定了发射通道的线性、效率等关键指标。卫星通信由于是电池供电,对功率放大器的工作效率要求比较高。文章基于GaN HEMT晶体管采用对称设计完成了一款高效率的Doherty功率放大器。测试结果表明:该Doherty功放的功率增益大于29 dB;1 dB压缩点功率(P_(1 dB))大于35 dBm;在35 dBm输出时,其功率附加效率(PAE)大于47.5%,三阶交调失真(IMD3)大于35 dBc;在功率回退3 dB时,其PAE大于37%,IMD3大于32 dBc。  相似文献   

4.
基于Cree公司GaN HEMT设计了一款适用于3.45 GHz 5G通信的Doherty功率放大器,其中,载波放大器工作于深AB类,峰值放大器偏置于C类.后仿真表明该放大器小信号增益为13 dB,饱和输出功率大于44.85 dBm(30 W),在饱和点的功率附加效率(PAE)为73.5%.在6 dB回退点效率高达65...  相似文献   

5.
将EFJ模式功率放大器应用于Doherty功率放大器的载波功率放大器,利用EFJ类功率放大器的阻抗特性改善了Doherty功率放大器的带宽。此外,还引入后谐波控制网络来提高Doherty功率放大器的效率。功放的输入匹配电路采用阶跃式阻抗匹配来进一步拓展工作带宽。使用CGH40010F GaN 晶体管设计并加工完成了一款宽带高效率Doherty功率放大器。测试结果显示,在3.2~3.7GHz 频段内,饱和输出功率达到43dBm,饱和漏极效率60%~72.5%,增益大于10dB。功率回退6dB时,漏极效率40%~48.5%。  相似文献   

6.
在传统Doherty功率放大器的基础上,采用砷化镓(GaAs)异质结双极晶体管(HBT)工艺,设计了一款可应用于5G通信N79频段(4.4~5 GHz)的高回退效率MMIC Doherty功率放大器(DPA)。通过在Doherty电路中采用共射-共基结构,并在共射-共基结构中加入共基极接地电容,大幅提升了DPA的增益和输出功率。使用集总元件参与匹配,减小了芯片的面积。仿真结果表明,在目标频段内,增益大于28 dB,饱和输出功率约为38 dBm,饱和附加效率(PAE)为63%,7 dB回退处的效率达到43%。  相似文献   

7.
通过分析传统Doherty功放的负载调制网络存在的带宽限制和晶体管输出电容对于效率的影响问题。利用改善阻抗变换比和补偿载波功放晶体管的输出电容的方法提出一种新型负载调制网络,使用GaN HEMT晶体管并基于此网络设计完成了一款高效率的Doherty功率放大器。该Doherty功率放大器采用不等分结构设计。此外,采用阶跃式阻抗匹配方法设计主辅功放的输入输出匹配网络来拓展Doherty功放的工作带宽。测试结果显示,在2.8~3.2 GHz频段内,饱和输出功率达到45 dBm,饱和漏极效率65%~73.18%。功率回退6 dB时,漏极效率在45%~50%之间,功率回退9 dB时,漏极效率在38.94%~44.68%之间。  相似文献   

8.
据报道,日本电气通信大学发表了采用GaN HEMT器件制作的多尔蒂功率放大器。该功率放大器在1.9 GHz下,饱和输出功率31 dBm,功率附加效率(PAE)为58%。输入补偿10 dB时,获得24 dBm的输出功率和PAE31%良好的  相似文献   

9.
面向WiMAX的非对称Doherty功放研究与设计   总被引:1,自引:0,他引:1  
针对经典Doherty结构在WiMAX应用中存在的某些缺陷,提出了一种大功率管和负载牵引技术相结合的方法,解决了经典Doherty实际输出功率小于其饱和功率的问题.设计了一款应用于3.4~3.6 GHz频段WiMAX基站的非对称Doherty功率放大器,在功率回退9.5dB的范围内,功率附加效率(PAE)均在45%以上.采用添加前置延迟线和输出补偿线的方案,改善了峰值功放的负载调制效应,降低了载波功放向峰值功放的功率泄露.  相似文献   

10.
论述了一个在8 GHz下基于AlGaN/GaN HEMT功率放大器HMIC的设计、制备与测试.该电路包含了1个10×100 μm的AlGaN/GaN HEMT和输入输出匹配电路.在偏置条件为VDS=40 V、IDS=0.16 A时输出连续波饱和功率在8 GHz达到36.5 dBm(4.5 W),PAE为60%,线性增益10 dB;在偏置条件为VDS=30 V、IDS=0.19 A时输出连续波饱和功率在8 GHz达到35.6 dBm(3.6 W),PAE为47%,线性增益9 dB.  相似文献   

11.
A two-way symmetrical Doherty amplifier exhibiting 250 W saturated power has been developed using high-voltage HBT (HVHBT) GaAs technology biased at 28 V on the collector. Greater than 57% collector efficiency at 50 W (47 dBm) average output power has been demonstrated while achieving -55 dBc linearized ACPR at 5 MHz offset using a two-carrier-side-by-side WCDMA input signal with 6.5 dB PAR measured at 0.01% probability on the CCDF. In addition, a two-stage HVHBT lineup exhibiting 450 W (56.5 dBm) peak power has been demonstrated. The output stage consists of a pair of 250 W two-way symmetrical Doherty amplifiers power combined using a low-loss branchline combiner and driven by a single-ended 100 W class AB high-efficiency amplifier. The lineup demonstrated 44% PAE at 100 W (50 dBm) average output power with 25 dB lineup gain while achieving - 55 dBc linearized ACPR at 5 MHz offset using a two-carrier-side-by-side WCDMA input signal with 6.5 dB PAR measured at 0.01% probability on the CCDF. The lineup exhibits 400 W (56 dBm) PldB at 60% PAE CW, with 45% PAE at 6 dB backoff.  相似文献   

12.
为了进一步提高射频功放的输出能力,基于GaN HEMT功率器件,采用平衡式结构设计了一款工作频率为3.3 GHz 3.6 GHz的高效率逆F类Doherty结构射频功放。参照功放管的寄生参数等效电路网络,为获得逆F类功放理想的开关特性,设计了具有寄生参数补偿作用的谐波控制网络来抑制功放输出端的二次、三次谐波,同时结合Doherty功放结构特点,使其在6 dB功率回退的情况下仍具有较高的输出效率。仿真后,可得到其在3.3 GHz^3.6 GHz工作频带内的输出功率在40.4 dBm^41.8 dBm内,PAE为66%~77%,最大DE达到82.6%,功率回退6 dB处,功放的DE仍在69%左右,增益平坦度约为±1.5 dB。  相似文献   

13.
曾荣  周劼 《半导体技术》2011,36(5):352-354,372
针对Doherty功率放大器传统设计方法的不足,提出了一种双匹配设计技术,并给出了实现方法。基于LDMOS器件,用该方法设计了一款饱和功率为55 dBm的Doherty放大器。仿真结果显示,与未采用双匹配法相比,该Doherty放大器的效率改善更好。功率附加效率在6 dB回退点比平衡式放大器改善15%,在回退约8 dB的区间上,整体效率都在40%以上。实测结果表明,该放大器增益约12 dB,在输出回退6 dB的区间上,功率附加效率改善10%。  相似文献   

14.
This letter presents the first CMOS Doherty power amplifier (PA) fully integrated on chip. The "cascode-cascade" amplifier architecture is proposed to get rid of the bulky power splitter and facilitate the integration. The quarter wavelength transmission lines are replaced by the lumped component networks such that the whole amplifier circuit can be squeezed into the die size of 1.97 times 1.4 mm2. Fabricated in 0.18 mum CMOS technology, the 3.3 V PA achieves 12 dB power gain. The measured output power and power added efficiency (PAE) at P1 dB are more than 21 dBm and 14%, respectively. The PAE at 7 dB back-off from P1 dB is above 10% and the PAE degradation is less than 29%.  相似文献   

15.
报道了一款采用0.15μm GaAs功率MMIC工艺研制的Ka波段功率放大器芯片。芯片采用四级放大拓扑结构,在29~32GHz频带范围内6V工作条件下线性增益25dB,线性增益平坦度小于±0.75dB;饱和输出功率大于5W,饱和效率大于20%,功率增益大于22dB;1dB压缩点输出功率大于36.5dBm,效率大于18%。  相似文献   

16.
研制成 Ga As/ In Ga As异质结功率 FET(HFET) ,该器件是在常规的高 -低 -高分布 Ga As MESFET的基础上 ,在有源层的尾部引入 i-In Ga As层。采用 HFET研制的两级 C波功率放大器 ,在 5 .0~ 5 .5 GHz带内 ,当Vds=5 .5 V时 ,输出功率大于 3 2 .3 1 d Bm(0 .1 77W/ mm ) ,功率增益大于 1 9.3 d B,功率附加效率 (PAE)大于3 8.7% ,PAE最大达到 49.4% ,该放大器在 Vds=9.0 V时 ,输出功率大于 3 6.65 d Bm(0 .48W/ mm) ,功率增益大于 2 1 .6d B,PAE典型值 3 5 %  相似文献   

17.
This paper presents an optimized envelope tracking (ET) operation of a Doherty amplifier. Compared to the general ET/envelope elimination and restoration transmitter, it has an advantage of the extended dynamic range of 6 dB for the load modulation of a Doherty amplifier. Moreover, by modulating the supply voltage of the carrier amplifier, while that of the peaking amplifier is fixed, the supply modulator provides just half of the current for the same power amplifier output power. It results in a reduced chip size and the crest factor of the supply modulating signal is reduced by 6 dB, enhancing the efficiency of the supply modulator. The designed ET transmitter consisting of the Doherty amplifier and the supply modulator are fabricated in 2- $mu{hbox{m}}$ HBT and 0.13-$mu{hbox{m}}$ CMOS processes, respectively. It presents the efficiency improvement over the broad output power region. Especially at the 16-dB backed-off power level, more than 23% of power-added efficiency (PAE) is achieved. For WiBro application, it shows the PAE of 38.6% at an output power of 24.22 dBm with a gain of 24.62 dB. The error vector magnitude is 3.64%.   相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号