共查询到20条相似文献,搜索用时 62 毫秒
1.
2.
3.
循环时间短的1M—bit SRAM日本东芝公司应用0.7μmBiCMOS技术和优化电路设计研制出三种1M-dit同步SRAM,循环时间很短,10—12ns。这三种同步高速SRAM能与输入时钟(如MPI)同步读写数据。它们与100MHz高速MPU兼容。... 相似文献
4.
陈兆铮 《固体电子学研究与进展》1994,(4)
世界最高速16MSRAM据日本《电子材料》杂志1993年第4期报道,日本索尼公司已研制成世界最高存取速度9us的16MbSRAM。这种SRAM在电路内进行信号放大的读出放大器中,采用了输入阻抗小的反馈式电流读出放大器,并可用作高速存取。以前的SRAM... 相似文献
5.
6.
摩托罗拉公司半导体研究中心开发了晶体管长为 0 15 μm、采用良好结点及铜布线技术的高性能CMOSSRAM工艺。由于采用铜替代原来铝布线 ,所以 ,可大幅度改善处理速度、可靠性、制作成本等。目前 ,本公司已采用此工艺成功地制作出 4M位SRAM制品 ,并采用铜布线制作出高速SRAM。摩托罗拉采用铜布线制作高速SRAM@嘉明 相似文献
7.
CATV数字化加,解扰系统 总被引:1,自引:0,他引:1
提出一种采用行逆扫方式的数字化加、解扰的方法。其主要特点是充分利用当今高速SRAM的特性,用一片SRAM实现数字化电视信号的读、写,简化了电路。介绍了系统原理和SRAM的读、写时序及相关电路的硬件设计。 相似文献
8.
为了解决SRAM的数据保存问题,国内外多家公司推出了可以完全替代SRAM的NVSRAM系列产品,如何在众多的NVSRAM产品中选择质优价廉的产品是广大用户所关心的问题。文章介绍了若干选择经验。 相似文献
9.
PC的RS—232接口一般工作 速度为110bps(每秒位)~19200 bps。MAXIM公司的几种RS—232收发器,可支持高达1000000 bps。另外,这些收发器的输出发送器和输入接收器是ESD保护的(+/-15KV)。图1是用DSP56F803(Motorola公司的DSP)和MAX3227(MAXIM公司的高速RS—232)实现DSP 1M bpsRS—232接口的设计实例。 DSP 56F803的串行控制接口(SCI)提供发送数据输出(TXDO)和接收数据输入(RXDO)信号。其余挂钩… 相似文献
10.
B-ISDN Broadband ISDN 宽带综合业务数字网B-MAC Broadcasting Multiplexed analog Component (卫星图像传输方法)广播复用模拟部件B-SRAM Burst SRAM 突发方式同步型高速SRAMBACP BAnd Allocation Control Protocol(传输速度自动调节)频带配置控制协议BAT Best Availabe Technology最佳可利用技术BB Base Band基带BB Book to Bill r… 相似文献
11.
随着高速芯片的发展,高速数字系统电路板的设计越来越重要。本文简介一种现今PCB软件布线上用的传输线负载匹配设计,该方法能优化系统性能,增加电磁兼容能力,使系统工作正常。 相似文献
12.
基于EPON+MoCA的CATV高速接入网方案设计 总被引:1,自引:0,他引:1
阐述了MoCA技术标准c.LINK的技术特点与优势.针对传统广电双向改造方案所提供的10带宽难以满足用户高清电视、高速下载需求问题,以MoCA技术多频道高速带宽优势为基点设计了基于E-PON+MoCA技术的有线电视高速宽带接入网方案. 相似文献
13.
随着传真通信的发展,三类传真机得到了广泛应用,传真技术正向着高速化、网络化、保密化和多媒体化等方向发展.文中研究分析了采用V.34建议的高速传真通信规程,阐述了高速传真网关的基本原理.本设计依据系统的具体需求,移植了uC/OS-II实时操作系统,完成了系统的初始化工作以及系统上电自检过程,实现了高速传真网关,满足了系统的开发需求. 相似文献
14.
本文介绍了A/D与D/A转换器、超高速SOI器件及电路、超高速双极电路、GeSi/Si异质结器件和电路、智能功率等模拟集成电路的发展概况。 相似文献
15.
H.G. Yang Y. Shi L. Pu S.L. GuB. Shen P. HanR. Zhang Y.D. Zhang 《Microelectronics Journal》2003,34(1):71-75
The characteristics of p-channel Ge/Si hetero-nanocrystal based MOSFET memory have been investigated numerically considering mainly hole-tunneling process. Owing to the advantages of a compound potential well and a higher band offset at the valence band compared with the p-channel Si nanocrystal based MOSFET memory and n-channel Ge/Si hetero-nanocrystal based MOSFET memory, the present structure shows that the holes have a longer retention time. Moreover, this kind of device keeps on having high-speed writing/erasing in the direct-tunneling ultrathin oxide regime. It would be expected to solve the contradictory problem between high-speed programming and long retention, therefore, the performance would be substantially improved. 相似文献
16.
本文较全面地综合介绍了国外采样(跟踪)/保持放大器的设计。采/保放大器在数据采集、数据分配和模拟信号处理系统中获得了广泛应用。是高速、高分辨率A/D转换器件不可分割的一部分。重点介绍开环结构的采样/保持放大器、闭环结构的高精度采样/保持放大器(双极)、全差分高速跟踪/保持放大器(BiCMOS)和超高速采样/保持放大器(GaAs)的设计。还将介绍有关术语定义、器件发展概况及其应用。 相似文献
17.
采用V.34建议的高速传真加密技术研究与实现 总被引:2,自引:0,他引:2
随着通信技术的发展,采用V.34建议的高速传真机已大量使用。为保证报文信息传输的安全,需采用加密技术对传真报文进行加密处理。文章分析了传真通信的基本规程和V.34建议,研究了高速传真通信的加密原理及技术难点.提出了两种采用V.34建议的高速传真通信加密方案:实时传输加密和存储传输加密。 相似文献
18.
文中针对USB 2.0规范设计了一种高速收发器.在480Mb/s数据速率的高速模式下,在常规收发器的基础上作了改进,并为包络检波器设计了新颖的采样比较电路.该收发器基于SMIC 0.18μn 1P6M 3.3V/1.8VCMOS混合信号工艺设计,HSPICE仿真结果表明:该收发器能够在480Mb/s的数据速率下按USB2.0规范要求发送和接收数据. 相似文献
19.
20.
DSP实时图像处理系统 总被引:7,自引:0,他引:7
阐述了高速图像目标测量系统的DSP实现,运用了高性能DSP(TMS320C6202)完成实时图像目标处理,研究了一种快速图像匹配的相关跟踪算法,并结合大规模可编程逻辑阵列CPLD进行逻辑控制和现场可编程门阵列FPGA对采集的视频图像做预处理.实验证明该系统性能可靠,跟踪效果较好,并有较高的实时性. 相似文献