共查询到20条相似文献,搜索用时 31 毫秒
1.
文章实现了一种基于双载波正交频分复用的超宽带物理层(射频前端以及基带处理器),适用于C-WPANUWB标准。所实现的UWB物理层支持从53.2-480Mbit/s的数据率,并且在CM1、CM2和CM4的多径衰落信道、加性高斯白噪声、载波频率偏差和采样频率偏差高达50ppm的条件下达到8%的误包率。整个物理层包括一个工作在频带组2的射频收发机、一个6bit折叠内插结构的模数转换器、一个8bit电流舵的数模转换器以及一个数字基带处理器。前端电路的制造采用0.13μmCMOS工艺,数字基带处理器在Xilinx Vertex-5FPGA平台上实现。 相似文献
2.
USB2.0协议规定了高速模式下的数据传输速度为480Mbps,可满足图像、音频信号等数据传输的要求.本文论述了USB2.0中链路层数据的传输机制和高速数字硬件模块功能,提出了一种新颖的基于全数字锁相环(ADPLL)的全速模式数据恢复电路,以及为满足480Mbps传输速度的高速编解码的并行设计方法.设计采用TSMC 0.25μm CMOS工艺库.电路的前后仿真结果表明设计的电路达到了480MHz的处理速度,并在FPGA上进行了功能验证. 相似文献
3.
4.
设计了一种应用于射频无线收发芯片的数字基带控制器,采用中芯国际0.18μm CMOS工艺设计。该基带控制器系统主要包括接口电路、组帧电路、解帧电路以及核心控制处理器,可实现SPI通信和多种收发功能操作。基带控制器最终被集成到射频收发机芯片中并进行了流片验证,测试结果显示,基带控制器面积为0.54mm2,所有功能工作正常,实测功耗0.59mW。 相似文献
5.
在雷达窄带系统中,对多通道、多带宽中频接收信号的处理,通常在数字中频接收系统中基于FPGA芯片完成数字下变频和基带数据打包,再由信号处理系统基于DSP芯片进行数字脉压等。而FPGA具有处理速率快和并行运算能力强的特点,使得基于FPGA 的线性调频信号数字脉压比DSP具有更大优势。将基带信号数字脉压由信号处理系统提前到数字中频接收系统,在单片FPGA 内实现多通道、多带宽、多数据率窄带系统数字下变频、数字脉压和数据打包的一体化设计,能够有效减轻信号处理系统对基带信号的运算压力。 相似文献
6.
介绍了基于DSP芯片实现无线网络基带仿真的方法。对瑞利多径信道、频偏、邻信道干扰和高斯白噪声信道的仿真做了详细的描述。其中包括可能的实现方法以及不同方法问的比较,而后以无线个人网标准IEEE802.15.4为例。说明了这些方法在实际系统中的应用。 相似文献
7.
本文设计了一款基于光纤接口的DBF(数字波束形成)雷达基带数据模拟器。该模拟器可以实时模拟DBF接收阵所有阵元的回波基带信号,用于验证DBF处理器所用算法的性能和可靠性。该模拟器使用Virtex-5 FPGA内嵌的Rocket IO硬核作为高速串行收发器,通过光纤发送串行数据,最高数据吞吐率可以达到35Gbps。该模拟器具有传输数据量大、实时性好、准确度高和传输距离远等优点,并且可以模拟不同环境下目标、干扰等的回波信号。模拟器所产生的基带数据经后续DBF处理器的验证,证明是正确、有效的。 相似文献
8.
随着半导体芯片器件规模急剧增长,对芯片的功能验证以及场景验证提出了更多的挑战。而对于基带SOC芯片,挑战则更加显著。基带SOC芯片的设计验证涉及到大量算法、信号处理专用电路、软硬件协同、实时复杂场景等功能评估与验证。一般通用的芯片验证方法(基于测试用例的服务器离线验证以及FPGA原型验证)无法覆盖对基带芯片评估、验证以及测试的要求。针对基带芯片设计验证需求,本文设计并实现了一个基于软件无线电的通用实时原型平台,可满足不同频段、不同协议的基带芯片的算法评估、功能及场景测试需求。本文基于该通用实时原型平台,成功的对一款GPS/BD导航基带芯片进行了实时原型验证,解决了原有离线仿真不能满足的实时场景验证需求,使得基带芯片的验证环境更加贴近真实环境,从而极大的提高了芯片的成功率。 相似文献
9.
基于AHB总线的DMA控制器的实现与应用 总被引:1,自引:0,他引:1
通过对AMBA2.0总线结构的介绍以及AHB总线的分析,结合在第三代移动通信终端基带芯片的开发和设计的实际应用,给出了在AHB总线上设计实现DMA控制器的一种方法,并用硬件描述语言(Verilog HDL)实现对DMA控制器的设计,同时用仿真工具进行了仿真分析,并通过可编程逻辑器件(FPGA)完成对设计的验证,形成完整可复用的IP软核,最后该设计成功应用于第三代移动通信终端基带芯片。 相似文献
10.
11.
12.
13.
基于AHB总线的DMA控制器的实现与应用 总被引:1,自引:0,他引:1
本文通过对AMBA2.0总线结构的介绍以及AHB总线的分析,结合在第三代移动通信终端基带芯片的开发和设计的实际应用,给出了在AHB总线上设计实现DMA控制器的一种方法,并用Verilog HDL(硬件描述语言)实现对DMA控制器的设计,同时用仿真工具进行了仿真分析,并通过可编程逻辑器件(FPGA)完成对设计的验证,形成完整可复用的IP软核,最后该设计成功应用于第三代移动通信终端基带芯片。 相似文献
14.
本文提出两种将IEEE802.11bWLAN物理层数据速率提高到16.5Mbps的编码和译码方法。这两个方案都继续采用原IEEE802.11b中对于5.5和11Mbps速率所采用的CCK编码方法。两个方案的编码过程变化不大,第一方案的译码还是采用对5.5和11Mbps数据率所使用的快速WALSH变换(FWT),第二个方案的译码被修改成适合16.5Mbps数据率的快速WALSH变换(FWT)。最后通过仿真比较了这两个方案在无多径干扰的AWGN信道上的性能,结果表明第二个方案优于第一个。 相似文献
15.
16.
17.
18.
19.
混合信号系统级芯片仿真 总被引:1,自引:1,他引:0
1 SoC设计方法的变革SoC芯片已经由数字SoC全面转向混合信号SoC,混合信号SoC中整合了复杂的数字处理器、存储器、数字逻辑、IP、高性能的模拟和混合信号功能、通讯协议、加解密算法、驱动程序、实时操作系统以及应用程序等。因而混合信号SoC成为真正意义上的系统级芯片。混合信号SoC设计中芯片的仿真和验证将成为芯片设计的关键。基于平台的设计(PBD)理念成为SoC致胜的法宝,基于平台的设计方法在进一步光大TDD和BBD确保设计质量、提升设计生产力的同时更加关注广泛的设计复用以及设计层次化。系统级设计,抽象的设计描述,混… 相似文献
20.
针对无人飞行器大动态运动特点,提出利用地空测控窄带扩频链路的信道估计,辅助OFDM传输方式的下行宽带链路进行信道估计的方法。基于OFDM信道估计基带模型,设计了奇偶OFDM符号分组交错导频插入方式,设计了基于窄带链路多普勒频偏、多径时延信道估计的宽带链路信道估计算法。在大多普勒与多径传输信道下对算法误码率性能进行了仿真,验证了下行宽带链路具有较强的抗大多普勒、抗多径衰落的性能。 相似文献