共查询到15条相似文献,搜索用时 140 毫秒
1.
精确时钟同步协议最佳主时钟算法 总被引:6,自引:3,他引:3
精确时钟同步协议(IEEE1588)是关于网络测量和控制系统的时间协议,可达到较高的网络对时精度,实现高精度的时间同步.最佳主时钟算法(BMC)是IEEE1588的最主要的核心技术之一,按IEEE1588协议进行时钟同步的系统通过运行最佳主时钟算法来选择系统中的主时钟,其他时钟全以主时钟作为参考进行时钟同步.分析了精确时钟同步协议最佳主时钟算法的组成、相关概念及原理,根据算法的原理和实际要求设计了最佳主时钟算法功能模块,在Linux下用C语言编写程序,实现了最佳主时钟算法,给出了模块的设计流程图,为测试模块的功能,设计了测试验证图.通过验证,所设计的程序能实现最佳主时钟算法. 相似文献
2.
3.
4.
IEEE 1588精确时间同步协议的应用方案 总被引:13,自引:4,他引:9
阐述了IEEE 1588协议比以往时间同步方式如网络时间协议(NTP)的优点,分析了IEEE 1588协议的2个核心算法———最佳主时钟(BMC)算法和本地时钟同步(LCS)算法,提出了解决IEEE 1588协议在实际应用中不能满足其假设前提的解决方法,在实验室环境中利用ARM9200平台实现了IEEE 1588协议并进行了测试,结果表明其明显优于NTP。该研究工作对于IEEE 1588协议在电力系统中的实际应用具有重要意义。 相似文献
5.
在LXI C类接口模块的基础上,设计了基于MCU的LXI B类接口模块.设计中重点解决了基于IEEE1588协议的LXI精密时钟同步问题.在模块设计中采用了FPGA对时间信息加盖时戳,以提高系统的定时精度.该模块可以与传统仪器组合,构成低成本、高性能的LXI仪器. 相似文献
6.
LXI仪器系统时钟同步算法分析与实现 总被引:1,自引:0,他引:1
在LXIA类和B类仪器系统中,提出系统的同步触发方式,即硬件触发、LAN触发、时间基触发和LXI触发方式,在LXI触发和时间基触发中要求时钟同步精度达到亚微秒级。为了满足这个同步精度,本文对IEEE1588精密时钟同步机制和算法进行了研究,分析了LXI仪器系统中影响同步的因素,在同步算法中的时间戳信息使用FPGA对PTP数据包采用时间戳的物理层识别和截取,减小了网络抖动,为了解决主从时钟的晶振的偏移提出了采用本地时钟晶振补偿算法进行同步补偿。使用LXI测试平台进行试验验证,从测试数据可看出主从时钟同步精度达到30ns,试验结果表明通过很大程度提高了同步精度,满足了LXIA类和B类仪器时钟同步的要求。 相似文献
7.
8.
针对IEEE1588协议基于网络进行时钟同步偏差较大的问题,提出一种改进IEEE1588协议的时钟同步方法,在分析IEEE1588协议的基础上,对影响同步精度的时钟偏差和频率偏差进行建模,利用二阶Kalman滤波算法对时钟偏差和频率偏差进行递推,并通过Allan方差验证噪声特性,不断修正时钟偏差。最后,在实验室环境下设计了三组测试方案对改进后的时钟同步精度进行测试,并比较改进后的同步方法与IEEE1588协议同步方法的精度,验证改进同步方法的有效性和优越性。 相似文献
9.
LXI总线测试仪器及系统的新应用对时间同步精度提出了亚微秒甚至纳秒级的要求.本文分别从IEEE 1588同步机制、时间戳的提取方式、测试系统的拓扑结构等方面进行研究,分析影响LXI总线测试仪器及系统时间同步精度的主要因素,提出了改进方法并通过试验验证,结果表明:同步以太网辅助IEEE 1588时间同步机制、硬件提取时间戳、星型拓扑结构都可以有效地提高LXI总线测试仪器及系统的时间同步精度. 相似文献
10.
为了解决普通对时模式在分布式以太网络中对时精度低或专网施工复杂等问题,在智能变电站以太网络中引入IEEE1588时钟同步协议。分析和研究了IEEE1588普通时钟、边界时钟和透明时钟模型的校准特性和时钟属性,并搭建智能变电站仿真网络结构模型,进行模型验证和校准特性仿真测试验证,仿真测试结果表明IEEE1588协议应用在智能变电站以太网络中提高了时钟同步精度,简化了智能变电站网络结构,具有推广应用的现实价值。 相似文献
11.
12.
13.
14.
IEEE1588协议在分布式系统保护信息传输中应用 总被引:6,自引:2,他引:4
将IEEE61850标准应用在分布式发电系统后,由于空间距离和节点的变化,使保护信息传输的同步精度与实时性变成一个难题.提出采用IEEE1588标准的时间同步协议(PTP)实现方法,通过采用现场可编程门阵列(FPGA)芯片单独设立时标生成器,其时间精度大幅提高.采用IEEE1588协议设计的硬件由接收/发送、CPU接口、存储控制、状态控制、事件触发、时钟校准、最佳主时钟(BMC)等模块组成;软件由PTP协议、UDP/IP通信、实时调度、时间戳接口、硬件驱动接口等模块组成,采用JAVA和C语言混合编程.通过实验得到平均时钟偏差为2.1μs,验证了所提方案的可行性. 相似文献
15.
为了提高IEEE1588对时精度,满足1μs以内对时精度的要求,需要在对从钟偏移量调整的基础上进行从钟频率调整以实现与主钟同频同相。现有的时钟同频算法仅根据相邻2次SYNC报文的收、发时间戳计算时钟频率差实现主、从钟同频。在IEEE1588V2透明时钟对时模式下,由于没有考虑到SYNC报文Correction域的影响,该算法无法收敛。提出了对该算法的改进,加入SYNC报文Correction域和时钟偏移量的修正,该算法可以快速收敛,快速实现从钟与主钟同频。通过实际测试系统,验证了改进后算法的可行性和准确性。 相似文献