全文获取类型
收费全文 | 5668篇 |
免费 | 317篇 |
国内免费 | 190篇 |
专业分类
电工技术 | 622篇 |
综合类 | 224篇 |
化学工业 | 49篇 |
金属工艺 | 38篇 |
机械仪表 | 353篇 |
建筑科学 | 70篇 |
矿业工程 | 42篇 |
能源动力 | 20篇 |
轻工业 | 85篇 |
水利工程 | 37篇 |
石油天然气 | 45篇 |
武器工业 | 35篇 |
无线电 | 2725篇 |
一般工业技术 | 172篇 |
冶金工业 | 22篇 |
原子能技术 | 46篇 |
自动化技术 | 1590篇 |
出版年
2024年 | 9篇 |
2023年 | 48篇 |
2022年 | 57篇 |
2021年 | 87篇 |
2020年 | 66篇 |
2019年 | 90篇 |
2018年 | 48篇 |
2017年 | 114篇 |
2016年 | 126篇 |
2015年 | 119篇 |
2014年 | 306篇 |
2013年 | 276篇 |
2012年 | 331篇 |
2011年 | 411篇 |
2010年 | 375篇 |
2009年 | 401篇 |
2008年 | 475篇 |
2007年 | 398篇 |
2006年 | 330篇 |
2005年 | 370篇 |
2004年 | 351篇 |
2003年 | 340篇 |
2002年 | 182篇 |
2001年 | 170篇 |
2000年 | 134篇 |
1999年 | 114篇 |
1998年 | 66篇 |
1997年 | 69篇 |
1996年 | 79篇 |
1995年 | 65篇 |
1994年 | 54篇 |
1993年 | 29篇 |
1992年 | 13篇 |
1991年 | 36篇 |
1990年 | 15篇 |
1989年 | 13篇 |
1988年 | 2篇 |
1987年 | 1篇 |
1986年 | 4篇 |
1959年 | 1篇 |
排序方式: 共有6175条查询结果,搜索用时 171 毫秒
71.
对广义网络控制系统进行建模与分析,针对传感器、控制器、执行器的驱动方式,以及系统是否存在脉冲分别建立数学模型.在建模的基础上,对一类具有短时延、传感器采用时钟驱动、控制器和执行器采用事件驱动的广义网络控制系统的因果性、能控性及能观性进行分析,给出了其具有因果性、能控、能观的充要条件. 相似文献
72.
73.
74.
石英晶振(英文名称Crystal)简称晶振,严格来讲.它应该是石英晶体谐振器和石英晶体时钟振荡器的统称,不过由于在消费类电子产品中石英晶体谐振器的应用更多,所以一般的概念中已经把晶振等同于谐振器理解了。石英晶振是一种利用石英晶片的压电特性制作而成的电谐振元件,在电路中常用于稳定频率和选择频率。石英晶振的突出优点在于,用它所构成的振荡器的频率十分准确且稳定,是目前其他类型的振荡器所不能替代的。 相似文献
75.
一直对荧光数码管特别青睐,那种迷人的光辉让人久久不能忘怀,平常有机会看到中意的荧光数码管都会收藏一点。前些天整理我的仓库,找出一些YS30、YS18荧光数码管,本来想再找些凑数,做一款4位或者6位显示的荧光数码管时钟,可国内,国外在20世纪80年代来期就停止了这种数码管的生产,现在常见的基本上都是平板型的荧光显示器件了。 相似文献
76.
基于IEEE1588高精度网络时钟同步的研究 总被引:1,自引:0,他引:1
随着分布式系统的广泛应用,系统对高精度时钟同步的要求越来越高,在测控、通信等领域中已经对时钟同步提出了微秒级要求。为了达到微秒级时钟同步,首先概述了IEEE1588时钟同步的基本原理,其次对IEEE1588 v2.0进行了研究,主要研究了IEEE1588v2.0与IEEE1588 v1.0比较所引入的新技术、新方法。结果表明,v2.0比v1.0具有更高的同步精度,为以后的工程应用打下基础。 相似文献
77.
网络中的计算机时钟同步的文章较多,但设备时钟的同步却很少.本文针对这一问题,结合实际系统中,设备时钟表现形式、访问接口各不相同等复杂问题,找到一种统一的解决方案.首次对本身无时钟设备提出虚时钟概念,针对要求相对时间同步设备提出延时时钟概念,并提出离线设备时钟同步和物理隔断网络的时钟同步等常见问题的解决方法. 相似文献
78.
温度是人们生活中最常见的基本物理量之一,本文结合一个简单的温度数字化测量与监控的设计任务来阐述8051单片机IIC串行总线接口扩展的一般规则与使用方法.文章紧密结合EDP实验箱,在介绍IIC总线原理及其典型芯片使用的基础上,设计温度的采集与转换电路,结合ADC转换及LCD显示子程序,完成温度监控器的整机程序设计.一、8... 相似文献
79.
基于整数分频锁相环结构实现的时钟发生器,该时钟发生器采用低功耗、低抖动技术,在SMIC 65 nm CMOS工艺上实现。电路使用1.2 V单一电源电压,并在片上集成了环路滤波器。其中,振荡器为电流控制、全差分结构的五级环形振荡器。该信号发生器可以产生的时钟频率范围为12.5~800MHz,工作在800 MHz时所需的功耗为1.54 mW,输出时钟的周期抖动为:pk-pk=75 ps,rms=8.6 ps;Cycle-to-Cycle抖动为:pk-pk=132 ps,rms=14.1 ps。电路的面积为84μm2。 相似文献
80.
在FPGA芯片内,数字时钟管理器(DCM)不可或缺,DCM主要完成去时钟偏移、频率综合和相位调整的功能,其分别由延迟锁相环(DLL)、数字频率合成器(DFS)以及数字相移器(DPS)三个模块来实现。对这三个模块的原理及设计进行了详细地阐述,并给出了仿真结果,该DCM电路通过了0.13μm工艺流片。测试结果表明,在低频模式下,该DCM能工作在24~230 MHz之间;在高频模式下,该DCM能工作在48~450 MHz之间,其输入及输出抖动容忍度在低频模式下能达到300 ps,在高频模式下能达到150 ps。 相似文献